算法流程图及ASM图

算法流程图及ASM图

ID:67803387

大小:458.00 KB

页数:20页

时间:2021-09-27

算法流程图及ASM图_第1页
算法流程图及ASM图_第2页
算法流程图及ASM图_第3页
算法流程图及ASM图_第4页
算法流程图及ASM图_第5页
算法流程图及ASM图_第6页
算法流程图及ASM图_第7页
算法流程图及ASM图_第8页
算法流程图及ASM图_第9页
算法流程图及ASM图_第10页
资源描述:

《算法流程图及ASM图》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、-.算法流程图及ASM图   引例 设计一个逻辑电路,其输入信号X=xn-1xn-2…x0,Z为输出信号,表示X中包含的1的个数。电路可用如下的流程图描述:  图5-2-1   含1统计电路   5.2.1算法流程图     算法流程图由工作块、判别块、条件块、开始结束块以及指向线组成。图5-2-2   算法流程图的工作块..可修编..-.图5-2-3   算法流程图的判别块图5-2-4   算法流程图的条件块        图5-2-5   算法流程图的开始块和结束块    如对引例的含1统计电路增加一个序列开始标志信号START和一个统计结束标志信号DO

2、NE,则其框图为如下:          图5-2-6   含1统计电路的算法流程图   5.2.2算法设计   例5-2-1     设计如下左图所示的乘法电路。图中,输入信号A=A4A3A2A1是被乘数,B=B4B3B2B1是乘数,且均为4位二进制数,P=A*B是输出信号,为8位二进制数。START为启动信号,END为结束标志。其算法逻辑图见下右图。..可修编..-.             图5-2-7   乘法器的算法流程图   例5-2-2  设计一个电路,用于计算平面上两点之间的距离。该电路输入信号为两个8位二进制数X和Y,分别代表两点横坐标的差

3、值和纵坐标的差值,电路输出为Z,表示两点之间的距离。计算误差要求小于10%。                  图5-2-8   例5-2-2的算法流程图   5.2.3电路划分与逻辑框图   例5-2-3   根据含1统计电路的算法流程图,画出电路的逻辑框图。如下。..可修编..-.图5-2-9   含1统计电路的逻辑框图   例5-2-4    画出4位二进制乘法器的逻辑框图。如下。          图5-2-10   乘法器的逻辑框图   例5-2-5   根据距离运算电路的算法流程图,画出该电路的逻辑框图。..可修编..-.图5-2-11   距离

4、运算电路的逻辑框图   5.2.4数据处理单元的设计                              例5-2-6   设计含1统计电路的数据处理单元。如图。..可修编..-.图5-2-12   含1统计电路的数据处理单元   例5-2-7   设计4位乘法器的数据处理单元。如图。      图5-2-13   4位乘法器的数据处理单元   5.2.5ASM图   5.2.5.1ASM图的基本符号和组成图5-2-14   ASM图的状态图..可修编..-.图5-2-15   ASM图的判别块图5-2-16   ASM图的条件输出块   5.2.5.

5、2导出ASM图的法   ASM图和算法流程图间的相互关系和转换规则十分明确,两者之间工作块(状态块)、判别块、条件输出块基本对应。   例5-2-8 将含1统计电路的算法流程图转换成为ASM图。如下图。..可修编..-.图5-2-18   含1统计电路控制器ASM图   例5-2-9    将4位乘法器的算法流程图转换为ASM图。如下图。  ..可修编..-.图5-2-19   乘法器控制单元ASM图   5.2.6控制单元的设计   5.2.6.1以触发器为核心的控制器设计   例5-2-10   导出上图所示的乘法控制单元的逻辑电路。   1.对ASM图

6、进行状态分配:S0——00,S1——01,S2——11,S3——10图5-2-20   乘法器控制单元设计过程之一   2.填写激励函数卡诺图图5-2-20   乘法器控制单元设计过程之一   3.导出输出程                   END=Q1Q0..可修编..-.                      CR = Q1Q0                                                      CA= Q1Q0                   CB1= Q1Q0                   CB

7、0=Q1Q0+ Q1Q0                    CC= Q1Q0                   CM1= Q1Q0Bi                   CM0= Q1Q0Bi+Q1Q0     4.画逻辑图:图5-2-21   乘法器控制单元逻辑电路之一   5.2.6.2以集成计数器为核心的控制器设计   例5-2-11  用集成计数器74163,辅以适当的组合器件,设计乘法器控制单元电路。   1.状态分配:S0——00,S1——01,S2——11,S3——10图5-2-22   乘法控制器单元设计过程之二..可修编..-.  

8、 2.列操作表图5-2-22   乘法控制器单元设计

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。