数电课程设计---数字钟设计

数电课程设计---数字钟设计

ID:9934285

大小:1.30 MB

页数:9页

时间:2018-05-16

数电课程设计---数字钟设计_第1页
数电课程设计---数字钟设计_第2页
数电课程设计---数字钟设计_第3页
数电课程设计---数字钟设计_第4页
数电课程设计---数字钟设计_第5页
资源描述:

《数电课程设计---数字钟设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、阮忠海,朱磊,郑子奇,张建华数电课程设计---数字钟设计[摘要]数字钟原理是由晶体管振荡器电路产生多谐震荡,经过分频器分频后输出稳定的秒脉冲,作为时间基准。秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器以24为一个周期,并实现了小时高位具有零熄灭的功能。计数器的输出经译码器送到显示器,可在相应位置正确显示时、分、秒。计时出现误差或者调整时间时可以用校时电路进行时、分的调整,并实现整点报时功能。数字钟是采用数字电路实现时、分、秒数字显示的计时装置。由于数字集成电路的发展和石英晶体振

2、荡器的使用,使得数字钟的精度、稳定性远远超过了机械钟表[关键词]数字时钟、分频器、译码器、校时电路、整点报时一.设计目的1)掌握数字钟的设计原理2)熟悉集成电路的引脚安排,及掌握各芯片的逻辑功能及使用方法。3)了解数字钟的组成及工作原理。4)掌握组合逻辑电路、时序逻辑电路及数字逻辑电路系统的设计、安装、测试方法。5)进一步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力。6)提高电路布局﹑布线及检查和排除故障的能力。二.设计要求1.基本要求如下:1)时钟显示功能,能够十进制显示“时”、“分”、

3、“秒”。2)小时高位具有零熄灭功能。3)具有整点报时功能。4)具有快速校准时间的功能。2.提高要求1)校时时相应位闪烁。2)能够设置多个起闹点。3.设计指标3)画出电路原理图(或仿真电路图);4)元器件及参数选择;5)电路仿真与调试;6)PCB文件生成与打印输出.4.制作要求自行装配和调试,并能发现问题和解决问题.1)计时准确度,每天计时误差不超过1s。2)实现24小时计时功能。3)蜂鸣器在59分50秒开始报时,并持续响10秒4)快速校准时间的功能。阮忠海,朱磊,郑子奇,张建华三.设计原理1.1总体框图设

4、计1.总体原理说明数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路.由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定.通常使用石英晶体振荡器电路构成数字钟.上图所示为数字钟的一般构成框图.数字电子钟的逻辑框图如图所示。它由频率为32.768khz的晶体振荡器构成的振荡电路、分频器、计数器、显示器和校时电路组成。晶体振荡器构成的振荡电路产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数结果通过“时”、“分”、“秒”译码器

5、显示时间。2.各个部分电路原理⑴晶体振荡器电路  晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。⑵分频器电路分频器电路将32768Hz的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。⑶时间计数器电路  时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器

6、为60进制计数器,而根据设计要求,时个位和时十位计数器为12进制计数器。⑷译码驱动电路  译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。⑸数码管  数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为LED数码管。四.功能模块设计阮忠海,朱磊,郑子奇,张建华1.校时模块1)方案一:采用开关实现校时功能。图:开关校时电路如上图所示,通过开关的闭、合产生的高低电平,给计数器一个上升沿,调整时间的显示,实现校时的功能。2

7、)方案二:下一级的进位信号不直接加到上一级的脉冲输入端,而是通过一个三态门来控制其是否接入到上一级的脉冲输入端。校时信号也是通过一个三态门然后再接到计数器的脉冲输入端。然后通过译码器构成的数据选择器选择对哪一个进行校时。这样可以避免将两线直接接到计数器脉冲输入端对下一级的产生强行置数的现象。3)方案论证方案一结构简单,节约成本。但是只能从低位向高位逐步调整,以避免低位调整对高位的影响,灵活性差。方案二结构复杂,成本高。但是可以方便地对任意位校准时间,灵活性高。考虑到实际生活中,时钟一旦调整之后就很少会再次

8、调整,为了降低成本,降低电路复杂度,采用方案一。2.计时模块时间计数单元时间计数单元有时计数、分计数和秒计数等几个部分。时计数单元一般为12进制计数器计数器,其输出为两位8421BCD码形式;分计数和秒计数单元为60进制计数器,其输出也为8421BCD码。1)分秒产生电路阮忠海,朱磊,郑子奇,张建华图a.上图部分是秒个位的进位与清零电路。b.分个位、分十位的进位与清零电路与秒个位、秒十位的电路原理类似。3.LED数码显示器的结

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。