基于at89s52单片机的数字钟设计本科学位论文.doc

基于at89s52单片机的数字钟设计本科学位论文.doc

ID:10553372

大小:674.50 KB

页数:34页

时间:2018-07-07

基于at89s52单片机的数字钟设计本科学位论文.doc_第1页
基于at89s52单片机的数字钟设计本科学位论文.doc_第2页
基于at89s52单片机的数字钟设计本科学位论文.doc_第3页
基于at89s52单片机的数字钟设计本科学位论文.doc_第4页
基于at89s52单片机的数字钟设计本科学位论文.doc_第5页
资源描述:

《基于at89s52单片机的数字钟设计本科学位论文.doc》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、乌鲁木齐职业大学毕业设计(论文)乌鲁木齐职业大学毕业设计(论文)课题:基于AT89S52单片机的数字钟设计系(院):信息工程学院专业:电子信息工程班级:1007班学生姓名:学号:指导教师:2013年4月10日乌鲁木齐职业大学毕业设计(论文)目录摘要1引言21AT89S52单片机介绍32设计功能及说明53数字中的硬件设计63.1最小系统设计63.2LED显示电路93.3数字中的原理图104数字钟的软件设计114.1系统软件设计流程图125单模块流程设计及程序设计155.1初始化模板155.2开关检测模块165.3显示主程序175.4闹铃及整点报时判断程序(EIGHT)85.5中断(TO)计时程序

2、195.6中断(T1)预置程序195.7中断(INT0)设定程序196系统仿真196.1PROTOES软件介绍196.2数字钟系统PROTOES仿真207调试与功能说明207.1硬件调试217.2系统性能测试与功能说明217.3系统时钟误差分析217.4软件调试问题及解决218单模块软件测试228.1编码中常用的程序结构说明22乌鲁木齐职业大学毕业设计(论文)8.2单模块软件测试中的问题及解决229软件部分烧写调试23总结26致谢27参考文献:28乌鲁木齐职业大学毕业设计(论文)基于单片机的数字钟的设计摘要单片计算机即单片微型计算机。由RAM,ROM,CPU构成,定时,计数和多种接口于一体的微

3、控制器。它体积小,成本低,功能强,广泛应用于智能产业和工业自动化上。而51系列单片机是各单片机中最为典型和最有代表性的一种。这次课程设计通过对它的学习,应用,从而达到学习、设计、开发软、硬的能力。本设计是通过单片机设计一个多功能电子表,要求不仅具有电子时钟的功能还具有闹铃、设定闹铃时间、整点报时、生日提醒功能,而且能够预置生日时间关键字:单片机;多功能电子表;跑表;数码管显示31乌鲁木齐职业大学毕业设计(论文)引言1957年,Ventura发明了世界上第一个电子表,从而奠定了电子表的基础,电子表开始迅速发展起来。现代的电子表是基于单片机的一种计时工具,采用延时程序产生一定的时间中断,用于一秒的

4、定义,通过计数方式进行满六十秒分钟进一,满六十分小时进一,满二十四小时小时清零。从而达到计时的功能,是人民日常生活不可缺少的工具。现在高精度的计时工具大多数都使用了石英晶体振荡器,由于电子钟、石英钟、石英表都采用了石英技术,因此走时精度高,稳定性好,使用方便,不需要经常调试,数字式电子钟用集成电路计时时,译码代替机械式传动,用LED显示器代替指针显示进而显示时间,减小了计时误差,这种表具有时、分、秒显示时间的功能,还可以进行时和分的校对,片选的灵活性好。31乌鲁木齐职业大学毕业设计(论文)1AT89S52单片机介绍AT89S52具有以下标准功能:8k字节Flash,256字节RAM,32位I/

5、O口线,看门狗定时器,2个数据指针,三个16位定时器/计数器,一个6向量2级中断结构,全双工串行口,片内晶振及时钟电路。另外,AT89S52可降至0Hz静态逻辑操作,支持2种软件可选择节电模式。空闲模式下,CPU停止工作,允许RAM、定时器/计数器、串口、中断继续工作。掉电保护方式下,RAM内容被保存,振荡器被冻结,单片机一切工作停止,直到下一个中断或硬件复位为止(1)。图1.1单片机引脚图VCC:电源GND:地P0口:P0口是一个8位漏极开路的双向I/O口。作为输出口,每位能驱动8个TTL逻辑电平。对P0端口写“1”时,引脚用作高阻抗输入。当访问外部程序和数据存储器时,P0口也被作为低8位地

6、址/数据复用。在这种模式下,P0具有内部上拉电阻。在flash编程时,P0口也用来接收指令字节;在程序校验时,输出指令字节。程序校时,需要外部上拉电阻。31乌鲁木齐职业大学毕业设计(论文)P1口:P1口是一个具有内部上拉电阻的8位双向I/O口,p1输出缓冲器能驱动4个TTL逻辑电平。对P1端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL)。此外,P1.0和P1.2分别作定时器/计数器2的外部计数输入(P1.0/T2)和时器/计数器2的触发输入(P1.1/T2EX),具体如下表所示(2)。表1.1AT89S52

7、P1口第二功能表脚号第二功能P1.0T2(定时器/计数器T2的外部计数输入),时钟输出P1.1T2EX(定时器/计数器T2的捕捉/重载触发信号和方向控制)P1.5MOSI(在系统编程用)P1.6MISO(在系统编程用)P1.7SCK(在系统编程用)P2口:P2口是一个具有内部上拉电阻的8位双向I/O口,P2输出缓冲器能驱动4个TTL逻辑电平。对P2端口写“1”时,内部上拉电阻把端口拉高,此时可以作

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。