时序逻辑电路的分析和设计《数字电子技术》教案

时序逻辑电路的分析和设计《数字电子技术》教案

ID:10706713

大小:2.29 MB

页数:5页

时间:2018-07-07

时序逻辑电路的分析和设计《数字电子技术》教案_第1页
时序逻辑电路的分析和设计《数字电子技术》教案_第2页
时序逻辑电路的分析和设计《数字电子技术》教案_第3页
时序逻辑电路的分析和设计《数字电子技术》教案_第4页
时序逻辑电路的分析和设计《数字电子技术》教案_第5页
资源描述:

《时序逻辑电路的分析和设计《数字电子技术》教案》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、《数字电子技术》教案第六章时序逻辑电路的分析和设计[教学目的和要求]通过本讲的学习,使学生掌握时序逻辑电路的定义及同步时序电路的分析与设计方法;深刻理解时序电路各方程组(输出方程组、驱动方程组、状态方程组),状态转换表、状态转换图及时序图在分析和设计时序电路中的重要作用。[教学内容]1.同步时序电路的分析方法2.同步时序电路的设计方法3.异步时序电路6.1时序逻辑电路概述1、时序电路的结构与特点2、时序电路的分类(1)根据时钟分类――同步时序电路、异步时序电路(2)根据输出分类――米利型时序电路、穆尔型时序电路3、时序电路逻辑功能的表示方法逻辑表达

2、式、状态表、卡诺图、状态图、时序图和逻辑图6.2时序逻辑电路的分析方法《数字电子技术》教案1.时序电路的分析步骤:2.具体实例讲解――同步分析例1:例2:P217《数字电子技术》教案例3:P2193.具体实例讲解――异步分析P221,课本例6.2.3具体方法总结《数字电子技术》教案6.3同步时序逻辑电路的设计方法1.设计步骤2.具体例题讲解例1:设计一个按自然态序变化的7进制同步加法计数器,计数规则为“逢七进一”,产生一个进位输出。例2:设计一个带进位输出端的十三进制计数器。课本例题:例1:试设计一序列脉冲检测器,当连续输入信号110时,该电路输出

3、为1,否则输出为0。图6.3.2原始状态图《数字电子技术》教案结合具体实例多练精讲

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。