附件简要技术要求

附件简要技术要求

ID:10830572

大小:140.00 KB

页数:20页

时间:2018-07-08

附件简要技术要求_第1页
附件简要技术要求_第2页
附件简要技术要求_第3页
附件简要技术要求_第4页
附件简要技术要求_第5页
资源描述:

《附件简要技术要求》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、附件:简要技术要求第一包序号设备名称技术要求和说明数量(台/套)1微机原理实验箱1、实验系统支持MCS-51、MCS-96、8086/8088、ARM、PIC16C5X等微处理器。2、实验系统应包含有MCS-51、PIC16C5X、8086/8088仿真实验系统,并可插接MCS-96CPU板、ARM板来完成16位及32位微控制器实验。3、实验系统应包含USB通信接口,而非USB-RS232转接方式,不存在串口兼容性问题。4、自带高性能仿真器,在板仿真器不占用任何用户资源,可对MCS51、PIC16C5X进行仿真调试,支持MCS96、8086/8088、32位ARM以及

2、其他种类的MCU。5、含逻辑分析仪功能,最高采样频率为100MHz。6、支持KEIL及VW集成调试软件环境。VW调试软件集成了编辑器、编译器、调试器。7、实验系统应提供如下实验模块:1)液晶显示屏2)6-8位7段数码管3)16×16点阵显示模块4)4×6键盘电路5)蜂鸣器电路6)继电器控制电路7)串口通信扩展电路8)红外通讯实验模块9)并行温度传感器、单线(18B20)温度传感器10)压力传感器模块11)直流电机、步进电机实验模块12)32K存储器电路13)I2C总线存储器实验模块14)SPI总线存储器实验模块15)逻辑分析仪数字采样模块;16)地址/数据及控制电路总

3、线接口模块;17)系统提供逻辑电平输入、逻辑电平显示、单脉冲电路、10MHz/1MHz脉冲信号源、PWM转换电压电路、模拟电压电路、模数/数模变换电路等;18)系统提供常用的接口芯片接口电路,如:8253定时器扩展电路、8259中断扩展电路、8237DMA扩展电路、8255端口扩展电路等;358、用户模块可以扩展,实验系统预留扩展槽,实验电路对外开放接口,可以设计、安排各种拓展性的实验。9、实验系统电路模块整齐、清晰,实验用元器件符号、结构直观明了。10、系统具有自检功能。上层连线较少,防止尖状物损坏电路板上层连线。实验插孔采用叠式自锁镀金大孔,接触可靠,便于维护。1

4、1、实验内容包含外部中断、定时器、计数器、串口通讯、DMA、A/D和D/A转换实验、I2C总线存储器读写实验、液晶显示屏控制、16X16点阵显示、数码管显示、电子时钟、键盘扫描、电机控制、音频控制、红外通讯、压力传感器、空调温度控制、单片机时序剖析实验等。2EDA创新电子教学实验系统平台实验系统采用系统平台+核心板模式,系统稳定、可靠,可扩展;提供丰富详实的EDA、SOPC、DSP实验例程和教学资料,支持QuartusII10.1及其以上版本软件。核心板硬件要求:1、核心板采用多层板设计,核心板亦可独立或叠加创新扩展使用,可实现SOPC、多核MPSOC、8位/16位/

5、32位单片机等核心板叠加扩展应用。2、核心板主芯片为ALTERACycloneIIIEP3C55芯片或以上,等效门数不低于360万门。3、提供4组64脚扩展接口,可与其他SOPC板、ARM板、DSP板、单片机板与主板的无缝结合,也可以通过扩展口外扩存储器,既能实现数据的大容量存储,又能提高数据的存取速度。*4、2片16/32/64Mb16位总线FLASH*5、2片4/8Mb16位总线SRAM*6、2片64/128Mb16位总线SDRAM*7、1个10/100MB以太网接口*8、1个JTAG接口、1个AS接口*9、2个USB2.0接口,包括USBDevice和USBHo

6、st10、核心板可以进行二次开发和独立使用11、提供4个功能按键12、*为便于二次开发和独立使用,核心板必须完全满足上述带*号的参数要求,否则按无效投标处理,同时必须提供第7、9条内容所涉及的硬件接口资源。系统平台硬件要求:351、主板采用6层板工业级标准,经过严格的EMI及信号完整性系统测试,确保主板高可靠、高速度。2、RS232接口模块3、IRDA红外通讯接口模块4、USB2.0/UART接口模块5、RS485接口模块6、VGA接口模块7、鼠标/键盘接口模块8、1路扬声器、1路蜂鸣器9、音频功放接口模块10、4组64脚核心板扩展接口11、2行x16字符LCD液晶屏

7、模块12、4.3寸TFT彩色触摸液晶屏模块13、1路单脉冲正极性信号输出和1路单脉冲负极性信号输出。14、1路8位高速并行PAR总线ADC,速度≥50Msps15、2路8位高速并行PAR总线DAC,速度≥125Msps16、SMBUS总线结构数字温控传感电路接口模块17、Onewire总线结构RTC实时时钟接口模块18、8路FPGA外扩接口模块(信号输出)I/O复用19、8路FPGA外扩接口模块(信号输入)I/O复用20、为物联网等创新扩展应用需要,系统平台需提供CMOS摄像头接口,可支持130万像素/320万像素摄像头扩展实现视频采集创新应用,时钟

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。