微机控制系统课程设计

微机控制系统课程设计

ID:11558614

大小:472.00 KB

页数:15页

时间:2018-07-12

微机控制系统课程设计_第1页
微机控制系统课程设计_第2页
微机控制系统课程设计_第3页
微机控制系统课程设计_第4页
微机控制系统课程设计_第5页
资源描述:

《微机控制系统课程设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、微机控制系统课程设计报告班级:040831学号:04083095姓名:张健日期:2011年6月12日自我评估(75分)14目录:一、课程设计要求二、电路功能介绍三、电路分部介绍1、8088最小方式系统2、时钟电路3、存储器电路4、地址锁存器电路5、中断电路6、步进电机控制电路四、电路原理图及PCB板五、学习心得六、参考资料14一、课程设计要求1、设计目的:(1)、配合理论教学,从工程应用出发,使同学们熟练使用Protel99se完成微处理器8088组成的微机应用系统的设计。(2)、正确地设计微处理器8088最小系统

2、和应用接口电路,培养同学们良好的设计能力和动手能力,为微机软硬件打下良好的基础。2、设计要求:(1)熟练地掌握Protel99电路图设计的功能。(2)绘制8088最小系统电路图并学会线路板图的绘制。3、重点、难点:(1)、译码器电路(74LS138)、时钟电路(8282)、存储器电路(2762、6264)。(2)、protel99se电路设计软件的应用。14二、电路功能介绍1、设计思路:8088地址总线经过3片8282锁存器进行地址锁存,A0~A12分别与芯片2764和芯片6264的A0~A12连接,数据总线D0~

3、D7经过1片双向数据缓冲器8286和芯片2764和芯片6264的D0~D7相连,这样组成了8088最小系统的存储器系统;最小系统的时钟电路用8284和2MHz的CRYSTAL晶体整荡器构成;定时芯片8254和中断芯片8259对8255平行接口芯片进行控制进而控制步进电机驱动电路工作,实现对步进电机的运行控制。2、功能:选用8088最小系统为CPU,只含8088一个系统,三大总线连线简单:2片8282最为地址锁存器,2片2762和2片6464作为存储器,8286实现收发器功能,8284时钟电路和8254定时器电路以及

4、8255并行接口和8259中断控制来组成步进电机的控制电路,通过对八个开关的控制可以调节电机的转速。14三、电路分部介绍1、8088最小方式系统:(1)、8088芯片图:8088芯片图其内部结构如图:8088内部结构(2)下面给出了8086最小系统组成如图1的图3所示;给出了8088最小系统的组成框图如图2和图4所示,包括(当8088的MN/MX引脚接+5V电压时,8088工作在最小方式下):14①时钟发生器采用8284A芯片②主微处理器CPU选用8088(8086)芯片③总线锁存器(常用的总线锁存器有74LS37

5、3、74LS273、8282、8283等)采用74LS373,用ALE的下降沿锁存。由于8088中数据线只有8条,所以地址锁存只要一个74LS373就可以了。14④数据收发器(常用的总线收发器有74LS245、8286、8287等)用来对数据进行缓冲和驱动,并控制数据发送和接收方向,向CPU传送IO的数据或向IO传送CPU提供的数据。同样由于8088中数据线只有8条,所以数据收发器只要一个74LS245就可以了。⑤地址译码器采用74LS138,用地址线的高三位(即A19、A18、A17三位)。译码输出Y0-Y7,共

6、可以控制8个I/O芯片在最小方式下,8088CPU会直接产生全部总线控制信号。14(3)地址分配:由于采用A19、A18、A17三个地址线作为74LS138的译码输入地址线,可选的地址范围是00000H~FFFFFH。142、时钟电路:(1)分原理图如下:(2)8284时钟发生器除了提供频率恒定的时钟信号外,还具有复位信号发生电路和准备好信号控制电路。复位信号发生电路产生系统复位信号RESET,准备好信号控制电路用于对存储器或IO接口产生的准备好信号READY进行同步。供给8284A的频率源可来自脉冲发生器,也可

7、来自振荡器。如果F/C接+5V,则由EFI输入决定时钟频率;如FC接地,便由振荡器决定时钟频率。不管在何种情况,时钟输出CLK的频率是输入频率的1/3。143、存储器电路:(1)分原理图如下:(2)选用2片2764和2片6264构成最小系统的存储器8088CPU的地址总线为A0~A15,数据总线为D0~D7,RD为读信号,低电平有效,有效时表示CPU正在执行从存储器输入操作。WR为写信号,低电平有效,有效时表示CPU正在执行向存储器输出操作。选用的ROM模块芯片为EPROM2764,容量为8K*8。该芯片引脚说明

8、如下:A0~A12为地址线,O0~O7为数据线,CE为片选信号,OE为数据输出允许信号。PGM为编程控制信号,Vpp为编程电压,正常输出时PGM和Vpp均接+5V,工作电压Vcc为+5V。选用的RAM模块芯片为SRAM6264,容量为8K*8。该芯片引脚说明如下:A0~A12为地址线,O0~O7为数据线,CS1为第一片选信号,低电平有效,CS2为第二片选信号

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。