基本io电路接口设计

基本io电路接口设计

ID:13419312

大小:95.00 KB

页数:4页

时间:2018-07-22

基本io电路接口设计_第1页
基本io电路接口设计_第2页
基本io电路接口设计_第3页
基本io电路接口设计_第4页
资源描述:

《基本io电路接口设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、七基本I/O接口电路设计实验1、实验目的(1)掌握基本I/O接口电路的设计方法。(2)熟练汇编语言I/O端口操作指令的使用。2、实验内容及说明利用三态缓冲器74LS245、锁存器74LS374设计微机总线和外部设备的数据通道,实现微机对外部输入数据的读取和对输出数据的输出。用开关及LED显示单元的开关和数据灯作为输入和输出显示设备,将读到开关的数据显示在数据灯上。3、实验原理1.输入接口设计输入接口一般用三态缓冲器实现,外部设备输入数据通过三态缓冲器,通过数据总线传送给微机系统。74LS245是一种8通道

2、双向的三态缓冲器,其管脚结构如图所示。DIR引脚控制缓冲器数据方向,DIR为1表示数据由A[7:0]至B[7:0],DIR为0表示数据由B[7:0]至A[7:0]。G引脚为缓冲器的片选信号,低电平有效。2.输出接口设计输出接口一般用锁存器实现,从总线送出的数据可以暂存在锁存器中。74LS374是一种8通道上沿触发锁存器。其管脚结构如图所示。D[7:0]为输入数据线,Q[7:0]为输出数据线。CLK引脚为锁存控制信号,上升沿有效。当上升沿到时,输出数据线锁存输入数据线上的数据。OE引脚为锁存器的片选信号,低

3、电平有效。3.输入输出接口设计用74LS245和74LS374可以组成一个输入输出接口电路,既实现数据的输入又实现数据的输出,输入输出可以占用同一个端口。是输入还是输出用总线读写信号来区分。总线读信号IOR和片选信号CS相“或”来控制输入接口74LS245的使能信号G。总线写信号IOW和片选信号CS相“或”来控制输出接口74LS374的锁存信号CLK。实验系统中基本输入输出单元就实现了两组这种的电路,任意A组的电路连接如图所示。4、实验说明及步骤本实验实现的是将开关K[7:0]的数据通过输入数据通道读入C

4、PU的寄存器,然后再通过输出数据通道将该数据输出到数据灯显示,该程序循环运行,直到按动键盘上任意按键再退出程序。实验程序流程如图3-1-4所示。参考实验接线如图3-1-5所示。实验步骤如下。(1)确认从PC机引出的两根扁平电缆已经连接在实验平台上。(2)参考图3-1-5所示连接实验线路。(3)首先运行CHECK程序,查看并记录与片选信号对应的I/O端口始地址。(4)参考实验流程图编写程序,注意使用正确的端口地址,然后编译链接。(5)运行程序,拨动开关,观看数据灯附录:汇编程序源码;Tio.asm;基本I/

5、O接口电路设计实验;***************根据CHECK配置信息修改下列符号值*******************IOY0EQU0A000H;片选IOY0对应的端口始地址IOY1EQU0A040H;片选IOY1对应的端口始地址;*****************************************************************MYIO_AEQUIOY0+00H*4;基本输入输出单元A组端口地址MYIO_BEQUIOY1+00H*4;基本输入输出单元B组端口地址STA

6、CK1SEGMENTSTACKDW256DUP(?)STACK1ENDSCODESEGMENTASSUMECS:CODESTART:MOVDX,MYIO_A;读写基本I/O单元A组的端口INAL,DXOUTDX,ALMOVDX,MYIO_B;读写基本I/O单元B组的端口INAL,DXOUTDX,ALMOVAH,1;判断是否有按键按下INT16HJZSTART;无按键则跳回继续循环,有则退出QUIT:MOVAX,4C00H;返回到DOSINT21HCODEENDSENDSTART

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。