saradc驱动运算放大器的选择

saradc驱动运算放大器的选择

ID:13517459

大小:333.50 KB

页数:12页

时间:2018-07-23

saradc驱动运算放大器的选择_第1页
saradc驱动运算放大器的选择_第2页
saradc驱动运算放大器的选择_第3页
saradc驱动运算放大器的选择_第4页
saradc驱动运算放大器的选择_第5页
资源描述:

《saradc驱动运算放大器的选择》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、SARADC驱动运算放大器的选择作者:德州仪器RickDowns与MiroslavOljaca运算放大器输出级极限运算放大器的轨至轨运行是指其输入级或输出级,或者是指其输入级和输出级。作为驱动SARADC输入端的一个缓冲器,我们更关注的是运算放大器轨至轨的输出能力。一般说来,该输出能力表明了输出级能够接近电源轨的程度。该参数可在大多数低频或DC输出信号产品说明书中找到,因此更好地了解输出摆幅能力,将有助于在既定条件下驱动ADC输入端时,确定最佳工作点。为了确定输出级极限,应事先开展如下测量工作:对于电源电压为5V的轨至轨运算放大器来说,输入信号的偏移为2.5V或为电源电压的一半。该运算放大器应

2、事先在电压跟随器(或增益为+1)配置中予以设置。峰至峰输入AC信号振幅从0提高到了5V,达到了电源电压电平。当输出级达到其极限时,则可以显示出不同的峰至峰输出电压在运算放大器输出端的总谐波失真与噪声(THD+N)的测量情况(请参阅图1)。图1:测量得出的运算放大器输出信号通常情况下,当信号振幅增大时,低频信号(1kHz)、总谐波失真保持不变。只有当输出电压和电源轨之间的差值低于10mV时,才会导致性能显著下降。而当输出信号频率增加时,输出电压和电源电压之间的差值也会随之增大。对于10kHz的信号而言,当上述电压差值低于200mV时,相关性能才开始下降;对于20kHz的信号而言,当上述电压差值低

3、于300mV时,相关性能才开始下降;以此类推。如果要保持相关性能不变,当频率增大时,则可减小输出信号的摆幅。如欲了解有关的测量结果,敬请参阅图2。图2:在不同的输出信号情况下,测量得出的运算放大器失真考虑到运算放大器的输出级极限,这些测量结果将有助于我们确定SARADC电路的最佳工作点。正如在上述例子中,采用电源电压为5V的OPA365,在频率为150kHz,输出信号高达4.1VPP时,仍能保持相关的性能不变。由于电源轨留有450mV的裕度,所以在100kHz的范围内OPA365能轻而易举的驱动信号。RC负载对运算放大器的影响以前,我们曾证实,对于最佳的AC性能而言,运算放大器的输出信号摆幅将

4、会介于450mV和4.55V之间。用于驱动SARADC运算放大器的第二个重要参数就是要找出其驱动不同的RC负载的极限。为此,我们大力推荐在ADC输入端采用RC滤波器来限制输入噪声的带宽,并帮助运算放大器驱动由SARADC产生的开关电容负载。图3表明了测试调整电路(testsetupcircuit)如何帮助我们确定具有RC负载的运算放大器的驱动极限。图3:测量运算放大器驱动RC负载的能力首先,将RC电路的截止频率定为1.5MHz。这一频率限额是以在未来设计中将要采用的ADC预期采集时间为基础设定的。另外,如欲保持截止频率不变,则应开展不同RC组合以及不同信号频率的测量工作(请参阅图4)。图4:在

5、不同的RC情况下,测量得出的运算放大器失真情况对于较低的频率而言,我们则使用较小阻值的电阻或较大容量的电容器。当信号频率增大时,阻值较大的电阻应与容量较小的电容器配合使用,以保持相关性能的稳定。对于在既定条件下的OPA365来说,我们发现,通过采用阻值为50-100Ω的电阻来改善性能并不令人满意——尤其是对于更高的信号频率而言,想通过采用阻值为50-100Ω的电阻来改善性能更是无济于事。对于应用频率(appliedfrequency)而言,我们可以采用阻值大于100Ω的电阻或容量小于1nF的电容器来保持AC性能的稳定。当选择电阻的阻值和电容器的容量时,我们应遵循运算放大器的稳定性要求。ADC输

6、入的非线性特性减小输出电压摆幅将有助于保持运算放大器的性能,但还应考虑信号的完整性及其对不同系统组件的影响。随后可向ADC输入端发送一个信号。图5为常见的SARADC输入级。在流经输入静电放电(ESD)保护二极管之后,则可对一个采样电容器和两个场效应晶体管(FET)开关中的信号进行采样。如果采用了理想的组件,本设计不会对采样阶段的运算放大器的驱动产生任何影响。图5:SARADC的输入级遗憾的是,这些组件并非理想的解决方案(请参阅图6),特别是临近电源轨的等效负载非线性特性,向缓冲电路提出了新的挑战。图6:SARADC的运算放大器等效负载减小从运算放大器至ADC输入端的信号摆幅,将带来诸多益处。

7、在运算放大器的输出端应用5VPP的信号将减弱总谐波失真(THD),尤其是当频率较高时,更是如此。另外,在SARADC的输入端应用5VPP的信号时,要求运算放大器拥有强大的驱动能力,特别是在接近电源电压的情况下,尤为如此。以2.5V的偏移量,将信号电平从5VPP减小到4.1VPP,将同时为正、负电源轨增加450mV的裕度。这种设置使运算放大器更易于在较高频率的情况下,提供令人满意的THD。目前,AD

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。