基于锁相环cd4046的频率合成器

基于锁相环cd4046的频率合成器

ID:13686102

大小:766.50 KB

页数:6页

时间:2018-07-23

基于锁相环cd4046的频率合成器_第1页
基于锁相环cd4046的频率合成器_第2页
基于锁相环cd4046的频率合成器_第3页
基于锁相环cd4046的频率合成器_第4页
基于锁相环cd4046的频率合成器_第5页
资源描述:

《基于锁相环cd4046的频率合成器》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、集成电路报告题目:基于锁相环CD4046的数字频率合成器班级:10级应用物理学学号:111000925111000908姓名:苏国锟胡长生老师:2013年5月基于锁相环CD4046的数字频率合成器频率合成是以一个或少量的高准确度和高稳定度的标准频率作为参考频率,有次到处多个输出频率,这些输出的准确度与稳定度与参考频率是一致的。在通信、测控、仪器仪表等电子系统中有广泛应用。本学期通过学习CMOS集成电路应用,对CMOS的构成、原理及优点,简单的应用有了一定的了解。本次考试制作的是频率合成器,以一个高准确度和高稳定度的标准频率

2、作为参考频率,由此导出一个一个或大量的输出频率,这些输出频率的准确度与稳定度与参考频率是一致的。锁相频率合成器是一个闭环系统,结构简单,成本低,有较高的频率准确度。一、任务1、设计和制作1、确定电路形式,画出电路图2、计算电路元件参数并选取元件3、制作出PCB,并焊接电路4、调试并测试电路性能5、完成实验报告与心得2、技术指标1、要求频率合成器的输出的频率范围:30K-40K2、频率稳定度:≤10Hz3、频率间隔:10HZ4、电源电压:5V二、原理与实验方案的确定原理框图如下,锁相环路对稳定度的参考振动器锁定,环内串接任意

3、数值的分频器,通过改变分频器的分配比N,从而就得到N倍参考频率的稳定输出。晶体振荡器输出的信号频率f1,经固定分频后(M分频)得到基准频率f1’,输入锁相环的相位比较器(PC)。锁相环的VCO输出信号经可编程分频器(N分频)后输入到PC的另一端,这两个信号进行相位比较,当锁相环路锁定后得到:f1/M=f1’=f2/N故f2=Nf’1(f’1为基准频率)当N变化时,或者N/M变化时,就可以得到一系列的输出频率f2。三、具体设计步骤1、10HZ标准信号源设计用2M晶体振荡器和COMS非门组成振荡器,CMOS选用了CD4049六

4、反向器,图中Rf使F1工作于线性放大区。晶体的等效电感,C1、C2构成谐振回路。我们需要100HZ的标准参考频率,因此要进行20000分频,所以选择使用两片CD4518和一片74HC161。CD4518内含两片计数器,一个计数器可以十分频,所以两片共四个组成了10000分频,再经过74HC161的二分频,所以一共组成了20000分频。经过2个反相器后输出。2、拨盘处的设计拨盘我们用的芯片是CD4522。CD4522是一个可预置数的二一十进制1/N减计数器。结构图如图所示。其中Q1—Q4是计数器输出端,D1-D4是预置端,其

5、余控制端的功能如下:PE(3)=1时,D1—D4值置进计数器EN(4)=0,且CP(6)时,计数器(Q1—Q4)减计数;CF(13)=1且计数器(Q1—Q4)减到0时,QC(12)=1Cr(10)=1时,计数器清零。单片4522分频器,拨盘开关为BCD码开关,如当数据窗口显示3时则A和1,2相连;当显示5时,则A和14相连,其余类推。4个100K电阻用来保证当拨盘开关为某脚不和A相连,即悬空时,为低电平。工作过程是这样的:设拨盘开关拨到N,当某时刻PE(3)=1,则N置到IC内的计数器中,下一个CP来时,计数器减计数变为N

6、-1,……,一直到第N个CP来时,计数器为0。这时由于CF(13)=1,所以QC(12)=1,也即PE(3)=1又恢复到开始状态,开始一个新的循环。很显然,每来个N个CP,QC(12)就会出现一个高电平,也就是QC(12)应是CP的N分频信号。所以应用以上原理,我们使用四片CD4522组成可以置900K-1M的分频器,四个拨码开关的数值是多少,VCO输出信号的频率就是置数大小的十分之一。3、CD4046锁相环设计与之前做过的实验原理一样,100HZ的参考信号从14脚输入,VCOOUT是4脚,把其接到N分频中的VCOOUT,

7、而3脚的信号是N分频后的,本次选择使用的是PD2,所以14脚与3脚的信号将加到PD2进行比相,将得到的相位差转变成电压差,通过低通滤波器送到9脚,进行控制VCO的振荡频率,就是通过这个比较电压差,让VCO输出频率在一定范围内将随着输入信号的频率变化而变化。4、最终得到的电路图实验电路图:四、锁相环参数设计本设计中使用的是VCOWithoutOffset,所以R2是无穷大的,所以芯片的12脚悬空。我们设计f的范围是0---1MHZ,中心频率通过右图来决定R1和C1的大小,把中心频率放在650KHZ,VDD选用5V,R1=11

8、.4KΩ,综合该图及计算,最终选择了C=102,其次我们需要计算的是低通滤波器RC的参数,2fc=fmax+fmin=10kHz,2fl=fmax-fmin=10kHz,由T1=R3*C2最终算出R3*C2=2π*fl/(2πfc)2=0.318uF令R3=130KΩ,则C2≈472,调节低通滤波器观察

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。