北华大学吕磊报时式数字钟

北华大学吕磊报时式数字钟

ID:14497381

大小:664.80 KB

页数:16页

时间:2018-07-29

北华大学吕磊报时式数字钟_第1页
北华大学吕磊报时式数字钟_第2页
北华大学吕磊报时式数字钟_第3页
北华大学吕磊报时式数字钟_第4页
北华大学吕磊报时式数字钟_第5页
资源描述:

《北华大学吕磊报时式数字钟》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、数字电子设计实习报告课题:报时式数字钟的设计系别:网络工程班级:网络11-1姓名:吕磊学号:20指导老师:赵莹2013.4.21-4.27北华大学计算机学院15目录一、前言2二、任务要求3三、设计方案4四、设计过程51.秒,分,时计数电路设计62.晶体振荡电路63.分频器电路74.时间计数单元85.译码驱动及显示单元86.校时电路87.整点报时电路9五、原理介绍9六、原理图与仿真结果11七、调试过程14八、参考文献1615一、前言设计简述数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用数

2、字电子钟,从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。此次设计数字电子钟是为了了解数字电子钟的原理,从而学会制作数字电子钟。通过数字电子钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法。且由于数字电子钟电路包括组合逻辑电路和时序电路。通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法。数字电子钟有下几部分组成:秒、分、时计数器电路设计、校时电路、整点报时电路、60进制的秒、分计时器和24进制计时计数器以及秒、分、时的译码显示部分等。二、任务要求设计并制作一台能显示小时、分、秒的数字钟。具体要求如下:1、能完成整点报时功能,要

3、求当数字钟的分和秒计数器计到59min52s时,驱动音响电路,四高一低,最后一声高声结束,整点时间到;2、完成对“时”和“分”的校时,并能对秒计数器清零三、设计方案该数字钟由振荡器、分频器、秒计数器、分计数器、小时计数器、校时电路、报时电路和显示电路等几部分组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计时器。每累计60s发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”业采用60进制计数器,每累计60min,发出一个“时脉冲”信号,该信号将被送到“时计数

4、器”。“时计数器”采用24进制计数器,可实现对一天24h的累计。整点报时电路是根据计时系统输出状态产生一个脉冲信号,然后去触发音频发声器实现报时。校时电路是用来对“时”、“分”显示数字进行校对调整。计数器清零是对“秒计数器”进行清零。其组成框图如图1所示。15译码显示电路小时计数器分计数器秒计数器分频器报时电路校时电路校时图1数字钟组成框图四、设计过程1、秒、分、时计数器电路设计秒、分计数器为60进制计数器,小时计数器为24进制计数器。实现这两种模数的计数器采用中规模集成计数器74LS160,分两级构成。下面讨论60和24进制计数器的电路构成和工作原理。(1)60进制计数器由74LS1

5、60构成的60进制计数器如图2所示。将一片74LS160设置成10进制加法计数器,另一片设置成6进制加法计数器。两片74LS160按同步置数发串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为分计数器的输入脉冲。图2电路,既可以作为秒计数器,业可作为分计数器。15图260进制计数器(2)24进制计数器同理当个位计数状态为Q3Q2Q1Q0=0011,十位计数器状态为Q3Q2Q1Q0=0010时,要求计数器规零。通过把个位Q0Q1、十位Q1进入与非门后的信号送到个位、十位计数器的置数端,使计数器清零,从而构成24进制计数器,如图3所示。图324进制计数器2、晶体振荡器电路

6、15晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。图3-2所示电路通过CMOS非门构成的输出为方波的数字式晶体振荡电路,这个电路中,图3-2COMS晶体振荡器3、分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768(215),即实现该分频功能的计数器相当于15极2进制计数器。常用的2进制计数器有74HC393等。本实验中采用CD4060来构成分频电路。CD4060在数字集成电路中可实

7、现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。CD4060计数为14级2进制计数器,可以将32768HZ的信号分频为2HZ,其内部框图如图3-3所示,从图中可以看出,CD4060的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能。图3-3CD4046内部框图4、时间计数单元时间计数单元有时计数、分计数和秒计数等几个部分。15时计数单元一般为12进制计数器计数器,其输出为两位8421BCD码形式;分计数和秒计

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。