电子技术课程设计报告-八路竞赛抢答器课程设计报告

电子技术课程设计报告-八路竞赛抢答器课程设计报告

ID:14769034

大小:228.00 KB

页数:11页

时间:2018-07-30

电子技术课程设计报告-八路竞赛抢答器课程设计报告_第1页
电子技术课程设计报告-八路竞赛抢答器课程设计报告_第2页
电子技术课程设计报告-八路竞赛抢答器课程设计报告_第3页
电子技术课程设计报告-八路竞赛抢答器课程设计报告_第4页
电子技术课程设计报告-八路竞赛抢答器课程设计报告_第5页
资源描述:

《电子技术课程设计报告-八路竞赛抢答器课程设计报告》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、八路竞赛抢答器课程设计报告石家庄经济学院信息工程学院电子信息工程与通信工程专业电子技术课程设计报告题目:八路智力抢答器姓名学号班级指导教师2009年7月8日11八路竞赛抢答器课程设计报告要求:1.指导教师按照课程设计大纲要求完成学生课程设计指导工作。2.课程设计任务书由指导教师照大纲要求填写,内容要全面。3.课程设计报告由参加本学生填写。课程设计结束时交指导教师。(打印稿一份,电子稿一份)4.指导教师要根据每一位学生课程设计任务完成情况,认真审核设计报告,并在课程设计结束时,给出客观、准确的评语和成绩。5.课程设计任务书和报告要语言流畅,图表正确规范

2、。6.本表要用钢笔、圆柱笔填写或打印,字迹工整。11八路竞赛抢答器课程设计报告课程设计任务书班级姓名学号课程设计题目八路智力抢答器的研究与设计课程设计起止日期2009.6.22至2009.7.8实习地点课程设计内容与要求一、设计要求用中小规模集成芯片设计并制作智力竞赛抢答器,具体要求如下:1、数字抢答器应具有数码锁存、显示功能、抢答组数分为八组,即序号0,1,2,3,4,5,6,7,优先抢答者按动本组序号开关,组号立即锁存到LED显示器上,同时封锁其他组号。2、系统设置外部清除键,按动清除键,LED显示器自动清零灭灯。二、扩展定时报警功能。抢答者在3

3、0s内进行抢答,抢答有效,终止定时;30s定时到,无抢答者本次抢答无效,系统短暂报警,发光二极管灭灯。指导教师年月日11八路竞赛抢答器课程设计报告一、设计原理与技术方法:包括:电路工作原理分析与原理图、元器件选择与参数计算、电路调试方法与结果说明;软件设计说明书与流程图、软件源程序代码、软件调试方法与运行结果说明。(一)字抢答器总体方框图   如图所示,定时抢答器的工作过程是:接通电源时,节目主持人将开关置于“清除”位置,抢答器处于禁止工作状态,编号显示器灭灯,定时显示器显示设定的时间,当节目主持人宣布抢答题目后,说一声“抢答开始”,同时将控制开关拨

4、到“开始”位置,抢答器处于工作状态,定时器倒计时。当定时时间到,却没有选手抢答时,系统报警。当选手在定时时间内按动抢答键时,抢答器要完成以下四项工作:1)优先编码电路立即分辨出抢答者的编号,并由锁存器进行锁存,然后由译码显示电路显示编号;2)LED显示器显示出抢答的参赛队伍的组序号,提醒节目主持人注意;3)控制电路要对输入编码电路进行封锁,避免其他选手再次进行抢答;4)控制电路要使定时器停止工作,时间显示器上显示剩余的抢答时间,并保持到主持人将系统清零为止。当选手将问题回答完毕,主持人操作控制开关,使系统回复到禁止工作状态,以便进行下一轮抢答。(二)

5、各个电路的组成课程设计报告11八路竞赛抢答器课程设计报告注:此表可加附页1.照框图,根据功能指标的要求,可以确定各个电路的组成。1)抢答电路由优先编码电路74LS148,锁存器74LS279,译码器74LS48,以及八段数码显示器组成2)定时电路由秒脉冲产生电路NE555,同步计数器74LS192组成。3)报警电路由发光二极管辅助以控制电路组成4)控制电路用基本开关以及74LS00与非门,7474LS04非门以及74LS08与门构成。总体的电路图如下:各子电路(一)抢答电路抢答电路由优先编码电路74LS148,锁存器74LS279,译码器74LS48

6、,以及八段数码显示器组成。首先抢答器由七个点开关组成。当开关合上时电路接地。集成芯片74148得到低电平。并对之进行编码输出。输出信号由锁存器74279进行锁存。经过7448译码以后由LED显示器显示出刚才闭合的开关。(二)定时电路由秒脉冲产生电路NE555,同步计数器74LS192组成。A.对于秒脉冲电路,555构成的多谐振荡器作为秒脉冲发生器11八路竞赛抢答器课程设计报告图3.2.3.1.2555构成的多谐振荡器原理图取=15KΩ,=68KΩ,C=10uF,可得振荡频率为所以,T=1s(备注:因为在课程设计购买原件的时候没有15k和68k的电阻。

7、为了完成实验设计任务。并且使实验效果更为明显。本小组使用阻值为10k代替15k,47k代替68k电阻使用。因此实际器件的振荡频率应该为B.74LS192构成的三十进制递减计数器74LS192是十进制可编程同步加/减计数器,采用8421码二-十进制编码,并具有直接清零,置数,加/减计数功能。11八路竞赛抢答器课程设计报告定时电路原理图从功能表和时序图可以得到三十进制递减只有当低位BO2端发出借位脉冲时,高位片计数器才作减计数,当高,低位计数器处于全零,且CPD为0时,高位片BO2端发出借位脉冲。当LD为电低平时,计数器完成并行置数。11八路竞赛抢答器课

8、程设计报告74LS192构成的三十进制递减计数器时序图(一)控制电路和报警电路:A.控制电路控制电路的主要功

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。