电大考试《计算机组成原理》期末10套复习试题及答案参考资料小抄汇总

电大考试《计算机组成原理》期末10套复习试题及答案参考资料小抄汇总

ID:14880382

大小:7.32 MB

页数:95页

时间:2018-07-30

电大考试《计算机组成原理》期末10套复习试题及答案参考资料小抄汇总_第1页
电大考试《计算机组成原理》期末10套复习试题及答案参考资料小抄汇总_第2页
电大考试《计算机组成原理》期末10套复习试题及答案参考资料小抄汇总_第3页
电大考试《计算机组成原理》期末10套复习试题及答案参考资料小抄汇总_第4页
电大考试《计算机组成原理》期末10套复习试题及答案参考资料小抄汇总_第5页
资源描述:

《电大考试《计算机组成原理》期末10套复习试题及答案参考资料小抄汇总》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、计算机组成原理本科生期末试卷二一.选择题(每小题1分,共10分)1六七十年代,在美国的______州,出现了一个地名叫硅谷。该地主要工业是______它也是______的发源地。A马萨诸塞,硅矿产地,通用计算机B加利福尼亚,微电子工业,通用计算机C加利福尼亚,硅生产基地,小型计算机和微处理机D加利福尼亚,微电子工业,微处理机2若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。A阶符与数符相同为规格化数B阶符与数符相异为规格化数C数符与尾数小数点后第一位数字相异为规格化数D数符与

2、尾数小数点后第一位数字相同为规格化数3定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是______。A-215~+(215-1)B-(215–1)~+(215–1)C-(215+1)~+215D-215~+2154某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为______。A64,16B16,64C64,8D16,16。5交叉存贮器实质上是一种______存贮器,它能_____执行______独立的读写操作。A模块式,并行,多个B模块式串行,多个C整体

3、式,并行,一个D整体式,串行,多个6用某个寄存器中操作数的寻址方式称为______寻址。A直接B间接C寄存器直接D寄存器间接7流水CPU是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个m段流水CPU______。A具备同等水平的吞吐能力B不具备同等水平的吞吐能力C吞吐能力大于前者的吞吐能力D吞吐能力小于前者的吞吐能力8描述PCI总线中基本概念不正确的句子是______。AHOST总线不仅连接主存,还可以连接多个CPUBPCI总线体系中有三种桥,它们都是PCI设备C以桥连接

4、实现的PCI总线结构不允许许多条总线并行工作D桥的作用可使所有的存取都按CPU的需要出现在总线上9计算机的外围设备是指______。A输入/输出设备B外存储器C远程通信设备D除了CPU和内存以外的其它设备10中断向量地址是:______。A子程序入口地址B中断服务例行程序入口地址C中断服务例行程序入口地址的指示器D中断返回地址二.填空题(每题3分,共15分)1为了运算器的A._____,采用了B._____进位,C._____乘除法和流水线等并行措施。2相联存储器不按地址而是按A.______访问

5、的存储器,在cache中用来存放B.______,在虚拟存储器中用来存放C.______。3硬布线控制器的设计方法是:先画出A.______流程图,再利用B.______写出综合逻辑表达式,然后用C.______等器件实现。4磁表面存储器主要技术指标有A.______,B.______,C.______,和数据传输率。5DMA控制器按其A.______结构,分为B.______型和C.______型两种。95三.(9分)求证:[X]补+[Y]补=[X+Y]补(mod2)四.(9分)某计算机字长32

6、位,有16个通用寄存器,主存容量为1M字,采用单字长二地址指令,共有64条指令,试采用四种寻址方式(寄存器、直接、变址、相对)设计指令格式。五.(9分)如图B2.1表示使用快表(页表)的虚实地址转换条件,快表存放在相联存贮器中,其中容量为8个存贮单元。问:(1)当CPU按虚拟地址1去访问主存时,主存的实地址码是多少?(2)当CPU按虚拟地址2去访问主存时,主存的实地址码是多少?(3)当CPU按虚拟地址3去访问主存时,主存的实地址码是多少?页号该页在主存中的起始地址虚拟地址页号页内地址3325764

7、15530420003800096000600004000080000500007000012315032470128480516图B2.1六.(10分)假设某计算机的运算器框图如图B2.2所示,其中ALU为16位的加法器,SA、SB为16位暂存器,4个通用寄存器由D触发器组成,Q端输出,其读写控制如下表所示:读控制写控制R0RA0RA1选择WWA0WA1选择111100011x0101xR0R1R2R3不读出111100011x0101xR0R1R2R3不写入要求:(1)设计微指令格式。(2)画

8、出ADD,SUB两条指令微程序流程图。七.(9分)画出单机系统中采用的三种总线结构。八.(9分)试推导磁盘存贮器读写一块信息所需总时间的公式。95图B2.2三.(10分)机动题四.(10分)机动题95本科生期末试卷二答案一.选择题1.D2.C3.A4.D5.A6.C7.A8.C9.D10.C二.填空题1.A.高速性B.先行C.阵列。2.A.内容B.行地址表C.页表和段表。3.A.指令周期B.布尔代数C.门电路、触发器或可编程逻辑。4.A.存储密度B.存储容量C.平均存取时间。5.A

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。