通道输入音频处理器pt完整中文资料

通道输入音频处理器pt完整中文资料

ID:14904823

大小:1.27 MB

页数:9页

时间:2018-07-30

通道输入音频处理器pt完整中文资料_第1页
通道输入音频处理器pt完整中文资料_第2页
通道输入音频处理器pt完整中文资料_第3页
通道输入音频处理器pt完整中文资料_第4页
通道输入音频处理器pt完整中文资料_第5页
资源描述:

《通道输入音频处理器pt完整中文资料》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、4通道输入音频处理器pt23144通道输入音频处理器pt2314概述PT2314是一款采用CMOS技术的四通道输入数字音频处理器。音量,低音,高音和左右声道平衡,响度功能和可选的输入增益控制高度有效的集成到一个电子音频处理器中,性能高、外部元件少、可靠性强。所有这些功能都使用I2C总线。该芯片的引脚分配和应用电路进行了优化,便于PCB布局,节省音频应用的成本。特征•CMOS技术•最少的外部元件•高音和低音控制•响度功能•4立体声输入可选的输入增益•输入/输出外部降噪系统/均衡器•2独立扬声器控制平衡控制•独立静音功能•音量控制能力

2、为1.25分贝/步•低失真•低噪声和直流漂移•微处理器通过I2C总线接口控制•28引脚DIP或SOP排布应用•汽车音响(音频)•高保真音频系统注:普林斯顿科技公司的I2C器件采购(PTC)传达了一个许可证飞利浦I2C专利在任何I2C系统下使用这些组件,该系统由飞利浦提供符合I2C标准.-9-4通道输入音频处理器pt2314结构图引脚配置图引脚描述脚位引脚名I/O功能脚位引脚名I/O功能1VDD-电源正极28REF-模拟参考电压(1/2VDD)2AGND-模拟地27CLKI串行时钟输入3TREB_LI高音控制左声道输入26DATAI

3、串行数据输入4TREB_RI高音控制右声道输入25DGND-数字地5RINI右声道音效处理器输入24OUT_LO左声道输出6ROUTO音源选择放大后输出右23OUT_RO右声道输出7LOUD_RI右声道响度控制22BOUT_RO右声道低音控制输出8RIN4I右声道音源输入421BIN_RI右声道低音控制输入9RIN3I右声道音源输入320BOUT_LO左声道低音控制输出10RIN2I右声道音源输入219BIN_LI左声道低音控制输入11RIN1I右声道音源输入118LOUTO音源经选放大后输出左12LOUD_LI左声道响度控制17

4、LINI左声道音效处理器输入13LIN4I左声道音源输入416LIN1I左声道音源输入114LIN3I左声道音源输入315LIN2I左声道音源输入2功能描述总线接口I2C串行总线有两根信号线:一根双向的数据线SDA;另一根是时钟线SCL。所有接到I2C总线上的设备的串行数据都接到总线的SDA线,各设备的时钟线SCL接到总线的SCL。为了避免总线信号的混乱,要求各设备连接到总线的输出端必须是开漏输出或集电极开路输出的结构。设备上的串行数据线SDA接口电路应该是双向的,输出电路用于向总线上发数据,输入电路用于接收总线上的数据。串行时钟

5、线也应是双向的,作为控制总线数据传送的主机要通-9-4通道输入音频处理器pt2314过SCL输出电路发送时钟信号,同时要检测总线上SCL上的电平以决定什么时候发下一个时钟脉冲电平;作为接受主机命令的从机,要按总线上的SCL的信号发出或接收SDA上的信号,也可以向SCL线发出低电平信号以延长总线时钟信号周期。总线空闲时,因各设备都是开漏输出,上拉电阻RP使SDA和SCL线都保持高电平。任一设备输出的低电平都使相应的总线信号线变低,也就是说各设备的SDA是“与”关系,SCL也是“与”关系。数据是通过DATA(SDA)和CLK(SCL)

6、传输到微处理器PT2314。数据的有效性SDA线上的数据在时钟“高”期间必须是稳定的,只有当SCL线上的时钟信号为低时,数据线上的“高”或“低”状态才可以改变。请参照下图。起始和停止条件在I2C总线传输过程中,将两种特定的情况定义为开始和停止条件:当SCL保持“高”,SDA由“高”变为“低”时为开始条件;SCL保持“高”,SDA由“低”变为“高”是为停止条件。开始和停止条件由主控器产生。使用硬件接口可以很容易地检测开始和停止条件,没有这种接口的微机必须以每时钟周期至少两次对SDA取样以使检测这种变化。请参阅下面的时序图。-9-4通

7、道输入音频处理器pt2314字节格式(Byteformat)输出到SDA线上的每个字节必须是8位,高位先出,每次传输的字节数不受限制,每个字节必须有一个应答为ACK。如果一接收器件在完成其他功能(如一内部中断)前不能接收另一数据的完整字节时,它可以保持时钟线SCL为低,以促使发送器进入等待状态,当接收器械准备好接受数据的其它字节并释放时钟SCL后,数据传输继续进行。I2C数据总线传送时序如图4。应答(Acknowledge)数据传送具有应答是必须的。与应答对应的时钟脉冲由主控器产生,发送器在应答期间必须下拉SDA线。当寻址的被控器

8、件不能应答时,数据保持为高,接着主控器产生停止条件终止传输。在传输的过程中,当用到主控接收器的情况下,主控接收器必须发出一数据结束信号给被控发送器,被控发送器必须释放数据线,以允许主控器产生停止条件。合法的数据传输格式如下:从机发出的应答位无“应答

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。