基于fpga的时间间隔测量仪的设计

基于fpga的时间间隔测量仪的设计

ID:15016813

大小:949.00 KB

页数:40页

时间:2018-07-31

基于fpga的时间间隔测量仪的设计_第1页
基于fpga的时间间隔测量仪的设计_第2页
基于fpga的时间间隔测量仪的设计_第3页
基于fpga的时间间隔测量仪的设计_第4页
基于fpga的时间间隔测量仪的设计_第5页
资源描述:

《基于fpga的时间间隔测量仪的设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、中北大学2008届毕业设计说明书毕业设计说明书基于FPGA的时间间隔测量仪的设计学生姓名:学号:学院:专业:指导教师:2012年6月第II页共II页中北大学2008届毕业设计说明书摘要随着科技的飞速发展,人们对高精度的时间频率的需求越来越高,传统可驯钟系统(自动校频系统)是模拟或半数字体制,其时差测量单元采用高精度时间间隔计数器,存在成本高、调试困难和不易建立模型等缺点。微电子技术的发展,推动了可编程逻辑技术的发展,出现了价格低廉、适合工程应用的现场可编程逻辑器件(FPGA),因此采用FPGA实现高精度时间间隔测量具有很大的现实意义。本文详细分析了几种传统时间间隔测量方法,深入研究了延迟单

2、元在FPGA中的实现方法,并对事件延迟内插法、时钟延迟内插法、以及差分延迟内插法三种时间内插法的仿真验证,结果表明,基于差分延迟线测量的分辨率最高,消耗硬件资源最少。在此基础之上,在Altera公司CycloneII系列的EP2C8Q208C8N芯片中实现分辨率为43ps的差分延迟链,采用粗细结合测量的方案,设计了一个集成在FPGA内的高精度时间间隔测量模块。设计主要包括四个部分:系统时钟模块、粗测量单元、细测量单元、数据处理与数据传输模块,并在QuartusII开发环境下通过VerilogHDL语言对模块进行软件实现。基于FPGA的时间间隔测量的精度达到200ps,具有高精度、集成度高、

3、易于移植的特点,是一种较优的设计方案,有着很好的应用前景。关键词:FPGA,时间间隔测量,差分延迟内插法,延迟线第II页共II页中北大学2008届毕业设计说明书ABSTRACTWiththerapiddevelopmentofscienceandtechnology,thedemandofhigh-precisiontimeandfrequencyareincreasinglyhigher.ThetraditionalDisciplinedClockSystem(adaptivefrequencycalibrationsystem)adoptsanalogorsemi-digitalsys

4、tem,whichusehighprecisiontime-intervalcountermeasuretimepart.Butitexistsshortcomingsuchas:highcost,largeimpactbyenvironmentalfactors.Developmentofmicroelectronicstechnology,andpromotethedevelopmentofprogrammablelogictechnology.Therehasbeenalowprice,suitableforengineeringapplicationsoffieldprogramm

5、ablegatearray(FPGA).Soreachingprecisetime-intervalmeasurebasedonFPGAhasthegreatpracticalsignificance.Thispaperanalysisthecommonlymethodsoftime-interval.Andtheeventdelayinterpolationmethod,theclockdelayinterpolationandtheinterpolationofthreedifferentialdelaytimeinterpolationsofthesimulationresultss

6、howthatthedifferentialdelaylinebasedonthehighestresolutionmeasurements,aminimumconsumptionofhardwareresources.Onthisbasis,Idesigntorealizinga43psdelaydifferenceofdifferentialdelaybasedonCycloneIIseriesofAlteras’EP2C8Q208C8Nchip.Anintegratedhigh-precisiontimeintervalmeasurementmodulebedesignedandem

7、beddedinFPGA.Ideterminethespecificmeasurementfortimeinterval:designbycrudeandfinemeasurement.Themainmodulesare:Systemclockmodule,coarsemeasurementmodule,andfinemeasurementunits,dataprocessinganddatatransmissionmo

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。