单片机综合实验报告

单片机综合实验报告

ID:15101499

大小:842.27 KB

页数:19页

时间:2018-08-01

单片机综合实验报告_第1页
单片机综合实验报告_第2页
单片机综合实验报告_第3页
单片机综合实验报告_第4页
单片机综合实验报告_第5页
资源描述:

《单片机综合实验报告》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、单片机综合实验报告班级:100712姓名:全建冲学号:10071047目录一、设计要求1二、电路原理图11.单片机系统电路图12.89S52原理图23.矩阵键盘原理图24.12864液晶原理图35.DAC0832原理图36.ADC0804原理图47.晶振复位端原理图48.转接口原理图59.串口通信原理图5三、芯片使用说明51.DAC0832使用说明52.ADC0804使用说明73.MAX232使用说明94.12864液晶使用说明11四、程序流程图131.矩阵键盘与液晶显示132.AD转换与液晶显示143.DA输出154.串口与液晶显示16五、课程总结1717一、设计要

2、求1.设计一个单片机应用系统,要求该系统有简单的人机接口通道(例如键盘和显示),能做A/D转换和D/A输出。2.用文字或者框图来描述系统的各种功能,并且说明相应的功能是如何实现的。3.画出系统的原理图,并写出相关芯片的使用说明,设计程序流程图,如果有接口,需对接口地址加以说明。4.原则:设计的节点在硬件上完成相应功能,软件流程合理,选用的传感器,芯片型号明确,使用说明清晰。二、电路原理图1.单片机系统电路图171.89S52原理图2.矩阵键盘原理图171.12864液晶原理图2.DAC0832原理图171.ADC0804原理图2.晶振复位端原理图171.转接口原理图2

3、.串口通信原理图一、芯片使用说明1.DAC0832使用说明DAC0832是使用非常普遍的8位D/A转换器,其转换时间为1us,工作电压为+5V~+15V,基准电压为±10V。它主要由两个8位寄存器和一个8位D/A转换器组成,使用两个寄存器(输入寄存器和DAC寄存器)的好处是可以进行两级缓冲操作,使该操作有更大的灵活性,其转换原理和T型解码网络一样,由于其片内有输入数据寄存器,故可以直接与单片机接口。DAC0832以电流17形式输出,当输出需要转换成电压时,可以外接运算放大器,其主要特性如下:1.8位分辨率;2.电流建立时间1us;3.数据输入可采用双缓冲,单缓冲或直通

4、方式;4.输出电流线性度可在满量程下调节;5.逻辑电平输入与TTL电平兼容;6.单一电源供电;7.低功耗,20mW;DAC0832芯片为20引脚双列直插式封装,其引脚分布如下所示:各引脚定义如下:CS:片选信号输入端,低电平有效;WR1:输入寄存器的写选通输入端,负脉冲有效(脉冲宽度应大于500ns)。当CS为0时,ILE为1,WR1有效时DI0~DI7状态被锁存到输入寄存器;DI0~DI7:数据输入端,TTL电平,有效时间应大于90ns;VREF:基准电压输入端,电压范围为-10V~+10V;RFB:反馈电阻端,芯片内部此端与IOUT1接有一个15KΩ的电阻;IOU

5、T1:电流输出端,当输入全为1时,其电流最大;IOUT2:电流输出端,其值与IOUT1端电流之和为一常数;XFER:数据传输控制信号输入端,低电平有效;WR2:DAC寄存器的写选通输入端,负脉冲有效,当XEFR为0且WR2有效时,输入寄存器的状态被传到DAC寄存器中;ILE:数据锁存允许信号输入端,高电平有效;VCC:电源电压端,电压范围+5V~+15V;GND:模拟地和数字地。模拟地为模拟信号与基准电源参考地,数字低为工作电源与数字逻辑地;DAC0832与单片机的连接如上述原理图(直通工作方式),其工作原理如下:当DAC0832芯片的片选信号,写信号以及传送控制信号

6、的引脚全部接地,允17许锁存信号ILE引脚接+5V时,DAC0832芯片处于直通工作方式,数字量一旦输入,就直接进入D/C寄存器,进行D/A转换。此时若让芯片连续转换的话,只需连续改变数字输入端的信号即可。DAC0832时序图如下:如上图可以看出,当CS为低电平后,数据总线上数据才开始保持有效,然后再将WR置低,从IOUT线可看出,在WR置低ts后D/A转换结束,IOUT输出稳定,若只控制完成一次转换的话,接下来将WR和CS拉高即可,若连续转换则只需要改变数字段输入数据。1.ADC0804使用说明ADC0804为逐次比较型AD转换器,采用CMOS工艺20引脚集成芯片,

7、分辨率为8位,转换时间为100us,输入电压范围为0~5V,芯片内具有三态输出数据锁存器,可直接连接在数据总线上,芯片引脚图如下:17各引脚定义如下:VIN(+),VIN(-):两模拟信号输入端,用以接收单极性,双极性和差模输入信号;DB0~DB7:具有三态数字信号输出口;AGND:模拟信号地;DGND:数字信号地;CLK:时钟信号输入端;CLKR:内部时钟发生器的外接电阻端,与CLK端配合可由芯片自身产生时钟脉冲,其频率为1/(1.1RC);CS:片选信号输入端,低电平有效,一旦CS有效,表明AD转换器被选中,可启动工作;WR:写信号输入,低电平启

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。