基于fpga和多dsp的多总线并行处理器设计

基于fpga和多dsp的多总线并行处理器设计

ID:15344112

大小:311.36 KB

页数:4页

时间:2018-08-02

基于fpga和多dsp的多总线并行处理器设计_第1页
基于fpga和多dsp的多总线并行处理器设计_第2页
基于fpga和多dsp的多总线并行处理器设计_第3页
基于fpga和多dsp的多总线并行处理器设计_第4页
资源描述:

《基于fpga和多dsp的多总线并行处理器设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、计算机测量与控制.2012.20(1)算法、设计与应用ComputerMeasurement&Control·173·文章编号:1671-4598(2012)01-0173-04中图分类号:TB911.7文献标识码:A基于FPGA和多DSP的多总线并行处理器设计白峻,王海燕,申晓红,闫永胜(西北工业大学航海学院,陕西西安710072)摘要:设计了一种用于目标识别与定位的基于FPGA和多DSP的多总线并行处理器,其特

2、征在于将FPGA作为系统数据缓存、通信与控制中枢,以此为核心,通过数据与控制总线联接端口控制CPLD芯片,通过EMIF总线分别联接DSP(A)、DSP(B)和DSP(C)处理芯片;端口控制CPLD芯片的输入端联接多路并行ADC模数转换芯片,输出端口联接LCD输出显示模块;有源晶体振荡器与FP-GA芯片联接,FPGA芯片将有源晶体振荡器分为4路时钟信号输出,分别输出到CPLD和3片DSP芯片;设计改进了传统采用单DSP搭建信号处理器模式,实际测试的系统内部数据传输速度达到100M,系统最大处理能力可以达到7200MIPS

3、,具有功能强、性能指标高、结构紧凑的优点。关键词:FPGA;DSP;多总线;并行处理AMulti-BusParallelProcessorBasedonFPGAandMulti-DSPBAiJun,WangHaiyan,ShenXiaohong,YanYongsheng(CollegeofMarineEngineering,NorthwesternPolytechnicalUniversity,Xi’an710072,China)Abstract:AMulti-busParallelProcessorbasedonFP

4、GAandMulti-DSPisdesignedfortargetidentificationandlocation.TheFea-turescanbeseenasfollow.TheFPGA,whichcontrolsCPLDchipviathedataandcontrolconnectionbus,isutilizedasthedatacacheofthesystem,communicationandcontrolcenter.ItisconnectedtotheDSP(A),DSP(B)andDSP(C)resp

5、ectivelythroughtheEMIFbus.IntheaspectofcontrolchipCPLD,theinputportsareconnectedtotheADCandtheoutputportsareconnectedtotheLCDdisplaymodule.Be-sides,FPGAgenerates4clocksignalstoCPLDand3DSPinordertosynchronizethedifferentchips.ThispaperimprovesthepastsingleDSPtobu

6、ildthesignalprocessor,withtheadvantagesofstrongfunction,highperformanceandcompactstructure.Thesysteminternaldatatransmissionspeedto100Mbyactualtesting,andcanachievemaximumprocessingcapacityof7200MIPS.Keywords:FPGA;DSP;multibus;parallelprocessing0引言片、3个DSP处理芯片、系统

7、电源模块、多路并行ADC模数转换芯片、有源晶体振荡器、LCD输出显示模块;随着国防工业对精确制导武器要求的不断提高,武器系统(2)将FPGA作为系统数据缓存、通信与控制中枢,以此总体设计方案的日趋复杂,以及电子元器件水平的飞速发展。为核心,通过数据与控制总线联接端口控制CPLD芯片,通过导引头信号处理器的功能越来越复杂,硬件规模越来越大,处理速度也越来越高,而且产品的更新速度加快,生命周期缩EMIF总线分别联接DSP(A)、DSP(B)和DSP(C)处理芯片;短。实现功能强、性能指标高、抗干扰能力强、工作稳定可(3)端

8、口控制CPLD芯片的输入端联接多路并行ADC模靠、体积小、功耗低、结构紧凑合理符合弹载要求的导引头信号处理器已经势在必行。过去单一采用单片机或DSP处理器数转换芯片,输出端口联接LCD输出显示模块;(4)有源晶体振荡器与FPGA芯片联接,FPGA芯片将有搭建信号处理器已经不能满足要求。针对现有技术的不足之处,本文提出一种基于FPG

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。