如何使用signaltap ii逻辑分析仪调试fpga

如何使用signaltap ii逻辑分析仪调试fpga

ID:15602444

大小:146.50 KB

页数:5页

时间:2018-08-04

如何使用signaltap ii逻辑分析仪调试fpga_第1页
如何使用signaltap ii逻辑分析仪调试fpga_第2页
如何使用signaltap ii逻辑分析仪调试fpga_第3页
如何使用signaltap ii逻辑分析仪调试fpga_第4页
如何使用signaltap ii逻辑分析仪调试fpga_第5页
资源描述:

《如何使用signaltap ii逻辑分析仪调试fpga》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、1概述---随着FPGA容量的增大,FPGA的设计日益复杂,设计调试成为一个很繁重的任务。为了使得设计尽快投入市场,设计人员需要一种简易有效的测试工具,以尽可能的缩短测试时间。传统的逻辑分析仪在测试复杂的FPGA设计时,将会面临以下几点问题:1)缺少空余I/O引脚。设计中器件的选择依据设计规模而定,通常所选器件的I/O引脚数目和设计的需求是恰好匹配的。2)I/O引脚难以引出。设计者为减小电路板的面积,大都采用细间距工艺技术,在不改变PCB板布线的情况下引出I/O引脚非常困难。3)外接逻辑分析仪有改变FPGA设计中信号原来状态的可能,因此难以保证信号的正确性。4)传统的逻辑分析仪价格昂贵,

2、将会加重设计方的经济负担。---伴随着EDA工具的快速发展,一种新的调试工具QuartusII中的SignalTapII满足了FPGA开发中硬件调试的要求,它具有无干扰、便于升级、使用简单、价格低廉等特点。本文将介绍SignalTapII逻辑分析仪的主要特点和使用流程,并以一个实例介绍该分析仪具体的操作方法和步骤。2SignalTapII的特点及使用---SignalTapII嵌入逻辑分析仪集成到QuartusII设计软件中,能够捕获和显示可编程单芯片系统(SOPC)设计中实时信号的状态,这样开发者就可以在整个设计过程中以系统级的速度观察硬件和软件的交互作用。它支持多达1024个通道,采

3、样深度高达128Kb,每个分析仪均有10级触发输入/输出,从而增加了采样的精度。SignalTapII为设计者提供了业界领先的SOPC设计的实时可视性,能够大大减少验证过程中所花费的时间。目前SignalTapII逻辑分析仪支持的器件系列包括:APEXTII,APEX20KE,APEX20KC,APEX20K,Cyclone,Excalibur,Mercury,StratixGX,Stratix。---SignalTapII将逻辑分析模块嵌入到FPGA中,如图1所示。逻辑分析模块对待测节点的数据进行捕获,数据通过JTAG接口从FPGA传送到QuartusII软件中显示。使用SignalT

4、apII无需额外的逻辑分析设备,只需将一根JTAG接口的下载电缆连接到要调试的FPGA器件。SignalTapII对FPGA的引脚和内部的连线信号进行捕获后,将数据存储在一定的RAM块中。因此,需要用于捕获的采样时钟信号和保存被测信号的一定点数的RAM块。---使用SignalTapII的一般流程是:设计人员在完成设计并编译工程后,建立SignalTapII(.stp)文件并加入工程、配置STP文件、编译并下载设计到FPGA、在QuartusII软件中显示被测信号的波形、在测试完毕后将该逻辑分析仪从项目中删除。以下描述设置SignalTapII文件的基本流程:---1.设置采样时钟。采样

5、时钟决定了显示信号波形的分辨率,它的频率要大于被测信号的最高频率,否则无法正确反映被测信号波形的变化。SignalTapII在时钟上升沿将被测信号存储到缓存。---2.设置被测信号。可以使用NodeFinder中的SignalTapII滤波器查找所有预综合和布局布线后的SignalTapII节点,添加要观察的信号。逻辑分析器不可测试的信号包括:逻辑单元的进位信号、PLL的时钟输出、JTAG引脚信号、LVDS(低压差分)信号。---3.配置采样深度、确定RAM的大小。SignalTapII所能显示的被测信号波形的时间长度为Tx,计算公式如下:---Tx=N×Ts---N为缓存中存储的采样点

6、数,Ts为采样时钟的周期。---4.设置bufferacquisitionmode。bufferacquisitionmode包括循环采样存储、连续存储两种模式。循环采样存储也就是分段存储,将整个缓存分成多个片段(segment),每当触发条件满足时就捕获一段数据。该功能可以去掉无关的数据,使采样缓存的使用更加灵活。---5.触发级别。SignalTapII支持多触发级的触发方式,最多可支持10级触发。---6.触发条件。可以设定复杂的触发条件用来捕获相应的数据,以协助调试设计。当触发条件满足时,在signalTap时钟的上升沿采样被测信号。---完成STP设置后,将STP文件同原有的设

7、计下载到FPGA中,在QuartusII中SignalTapII窗口下查看逻辑分析仪捕获结果。SignalTapII可将数据通过多余的I/O引脚输出,以供外设的逻辑分析器使用;或输出为csv、tbl、vcd、vwf文件格式以供第三方仿真工具使用。3实例分析---本文以一个ADC0809器件的采样控制器作为实例,具体说明如何用SignalTapII来进行FPGA设计的验证。使用Altera公司的器件Cyclone系列FPGA-EP1C

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。