微机原理期末复习题及答案

微机原理期末复习题及答案

ID:17700141

大小:1.52 MB

页数:14页

时间:2018-09-04

微机原理期末复习题及答案_第1页
微机原理期末复习题及答案_第2页
微机原理期末复习题及答案_第3页
微机原理期末复习题及答案_第4页
微机原理期末复习题及答案_第5页
资源描述:

《微机原理期末复习题及答案》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、一、选择题:1、(1101001.101)2=DA(69.625)10B(1101001.101)BCDC(69.5)16D(100000101.011000100101)BCD2、若X=-1110110,则[X]原=(1)B,[X]补=(2)C,[-X/2]补=D(3)。(1)A01110110B11110110C10001010D10001001(2)A01110110B00001010C10001010D11110110(3)A00010101B11111011C10001100D001110113、已知CS=1000H,DS=

2、4000H,ES=2000H,BX=0250H,SI=0382H,8086/8088指令MOVAX,[BX+SI]中源操作数的寻址方式是D(1),目标操作数的寻址方式是(2)A。CPU执行该指令时,应从内存中物理地址为B(3)的字单元中取出数据。(1)A寄存器间址方式B基址寻址方式C变址寻址方式D基址加变址寻址方式(2)A寄存器寻址方式B寄存器间址方式C基址寻址方式D变址寻址方式(3)A205D2HB405D2HC20632HD40632H4、若8088CPU的寄存器AL和BL中分别存放了9AH和7DH两个数,当CPU执行ADDAL,

3、BL指令操作后,状态寄存器FR的标志位CF、OF、ZF、SF分别为C(1),AL和BL的内容分别为(2)D。(1)A0、0、0、0B1、0、1、0C1、0、0、0D0、1、1、0(2)A117H和7DHB117H和9AHC17H和9AHD17H和7DH5、8253外接频率为1MHZ的时钟信号,若控制字设置为74H,则8253将工作于D(1),当写入计数器的16位计数初值为7000H时,可定时的时间为B(2)。(1)A计数通道0的方式1,按二进制计数B计数通道0的方式2,按二进制计数C计数通道1的方式2,按BCD码计数D计数通道1的方式

4、2,按二进制计数(2)A7msB28.672msC70msD286.72ms8253控制字SC1SC0RL1RL0M2M1M0BCD00通道000计数器锁存000方式00二进制计数01通道101读/写低字节001方式11BCD码计数10通道210读/写高字节010方式211先读/写低字节011方式3后读/写高字节100方式4101方式5beconsistentwithinthesamedisk.Alternateunifiedcorerequirementsplacedontheterminalstripterminals,onlin

5、eidentityandensurethecoppercoreisnotexposed.6.4.6enclosurewithinthesametothecablecoreprovidesbindingintoacircle,harnesstiespacingisgenerally100mm;branchofficesshallbebindingonbothends,eachcore6、某80X86微处理器有16条数据线,24条地址线,由该处理器组成的微机系统的最大内存容量为(1)D,该微机被称为(2)B。(1)A216×2字节B216

6、×1字节C224×16位D224×8位(2)A8位机B16位机C24位机D32位机7、在8086/8088的中断中,只有(1)B需要外部硬件提供中断类型码,中断类型码是在(2)C通过(3)A送给CPU的。(1)A外部中断B可屏蔽中断C非屏蔽中断D内部中断(2)A中断请求周期B第一个中断响应周期C第二个中断响应周期D存储器读周期(3)A数据总线B地址总线C控制总线DA+B8、下图是一微机系统采用一片8259A构成的中断系统,若8259A设置为全嵌套、非缓冲、非自动中断结束等方式,并ICW2初始化设置为28H,当定时器和串口同时产生中断请

7、求时,则CPU响应中断将从(1)C存储单元中取得中断服务程序入口地址。在中断服务结束前(IRET指令前)必须将中断结束命令写入8259A的C(2)。(1)AB2H-B5HB112H-115HCA0H-A3HDA0-A7H(2)AICW1BOCW1COCW2DOCW3二、填空题:1、8086CPU有20条地址线,以8086CPU为核心的微型机的存储器容量最大可达1MB。整个存储器可分为奇地址存储体和偶地址存储体,它们的容量均为512KB。2、8086/8088系统的栈区设置在堆栈段中。一个栈区的最大容量可达64KB,若CS=2000H

8、,DS=2000H,SS=1500H,SP=1500H,AX=0F68H,当执行指令PUSHAX后,其栈顶的物理地址为164FEH,其单元中内容为68H。3、8086/8088系统的存储器地址有逻辑地址和物理地址,逻辑地

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。