ic半导体封装测试流程

ic半导体封装测试流程

ID:18443160

大小:2.06 MB

页数:39页

时间:2018-09-18

ic半导体封装测试流程_第1页
ic半导体封装测试流程_第2页
ic半导体封装测试流程_第3页
ic半导体封装测试流程_第4页
ic半导体封装测试流程_第5页
资源描述:

《ic半导体封装测试流程》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、深圳培训网www.55top.comIC半导体封装测试流程修订日期修订单号修订内容摘要页次版次修订审核批准2011/03/30/系统文件新制定4A/0///更多免费资料下载请进:http://55top.com好好学习社区批准:审核:编制:深圳培训网www.55top.comIC半导体封装测试流程第1章前言1.1半导体芯片封装的目的半导体芯片封装主要基于以下四个目的[10,13]:l防护l支撑l连接l可靠性引脚金线芯片塑封体(上模)环氧树脂粘合剂载片台塑封体(下模)图1-1TSOP封装的剖面结构图Figure1-1TSOPPackageCross-sectionStruc

2、ture第一,保护:半导体芯片的生产车间都有非常严格的生产条件控制,恒定的温度(230±3℃)、恒定的湿度(50±10%)、严格的空气尘埃颗粒度控制(一般介于1K到10K)及严格的静电保护措施,裸露的装芯片只有在这种严格的环境控制下才不会失效。但是,我们所生活的周围环境完全不可能具备这种条件,低温可能会有-40℃、高温可能会有60℃、湿度可能达到100%,如果是汽车产品,其工作温度可能高达120℃以上,为了要保护芯片,所以我们需要封装。第二,支撑:支撑有两个作用,一是支撑芯片,将芯片固定好便于电路的连接,二是封装完成以后,形成一定的外形以支撑整个器件、使得整个器件不易损坏

3、。第三,连接:连接的作用是将芯片的电极和外界的电路连通。深圳培训网www.55top.com引脚用于和外界电路连通,金线则将引脚和芯片的电路连接起来。载片台用于承载芯片,环氧树脂粘合剂用于将芯片粘贴在载片台上,引脚用于支撑整个器件,而塑封体则起到固定及保护作用。第四,可靠性:任何封装都需要形成一定的可靠性,这是整个封装工艺中最重要的衡量指标。原始的芯片离开特定的生存环境后就会损毁,需要封装。芯片的工作寿命,主要决于对封装材料和封装工艺的选择。1.2半导体芯片封装技术的发展趋势l封装尺寸变得越来越小、越来越薄l引脚数变得越来越多l芯片制造与封装工艺逐渐溶合l焊盘大小、节距变

4、得越来越小l成本越来越低l绿色、环保以下半导体封装技术的发展趋势图[2,3,4,11,12,13]:DIPSOPLCCPGAxSOPPBGABGAMCM/SIPFBGA/FLGAQFN高效能1970s1980s1990s2000sQFP小型化图1-2半导体封装技术发展趋势Figure1-2AssemblyTechnologyDevelopmentTrend深圳培训网www.55top.com时间引脚数1970s1980s1990s2000s1010010002005s图1-2(续)半导体封装技术发展趋势Figure1-2(Continue)AssemblyTechnolo

5、gyDevelopmentTrend注:1.xSOP是指SOP系列封装类型,包括SSOP/TSOP/TSSOP/MSOP/VSOP等。2.3D是目前用于简称叠层芯片封装的最常见缩写。TSOP封装技术出现于上个世纪80年代,一出现就得到了业界的广泛认可,至今仍旧是主流封装技术之一。TSOP是“ThinSmallOutlinePackage”的缩写,意思是薄型小尺寸封装。其封装体总高度不得超过1.27mm、引脚之间的节距0.5mm。TSOP封装具有成品率高、价格便宜等优点,曾经在DRAM存存储器的封装方面得到了广泛的应用[14]。从本世纪初开始,国外主要的半导体封装厂商都开始

6、了叠层芯片(3D)封装工艺的研究,几乎涉及到所有流行的封装类型,如SIP、TSOP、BGA、CSP、QFP,等等。2005年以后,叠层芯片(3D)封装技术开始普及。2007年,我们将看到两种全新的封装类型,PiP(PackageinPackage)及PoP(PackageonPackage),它们就是叠层芯片(3D)封装技术广泛应用的结果。1.3叠层芯片封装技术概述叠层芯片封装技术,简称3D,是指在不改变封装体的尺寸的前提下,在同一个封装体内于垂直方向叠放两个或两个以上的芯片的封装技术,它起源于快闪存储器(NOR/NAND)及SDRAM的叠层封装。叠层芯片封装技术对于无线

7、通讯器件、便携器件及存储卡来讲是最理想的系统解决方案。近年来,手机、PDA深圳培训网www.55top.com、电脑、通讯、数码等消费产品的技术发展非常快,这此行业的迅猛发展需要大容量、多功能、小尺寸、低成本的存储器、DSP、ASIC、RF、MEMS等半导体器件,于是叠层芯片技术于近几年得到了蓬勃发展[1]。3D封装技术的有以下几个优点:l多供能、高效能l大容量高密度,单位体积上的功能及应用成倍提升l低成本例如,DRAM/NAND,为了增大单个器件的存储容量,一个通常的做法就是减小芯片的线宽、采用集成度更高的工艺,使得单芯片的

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。