2005----2006数字电子技术期末试卷

2005----2006数字电子技术期末试卷

ID:18633338

大小:304.00 KB

页数:9页

时间:2018-09-19

2005----2006数字电子技术期末试卷_第1页
2005----2006数字电子技术期末试卷_第2页
2005----2006数字电子技术期末试卷_第3页
2005----2006数字电子技术期末试卷_第4页
2005----2006数字电子技术期末试卷_第5页
资源描述:

《2005----2006数字电子技术期末试卷》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、承诺:我将严格遵守考场纪律,知道考试违纪、作弊的严重性,还知道请他人代考或代他人考者将被开除学籍和因作弊受到记过及以上处分将不授予学士学位,愿承担由此引起的一切后果。专业班级学号学生签名:华东交通大学2005—2006学年第一学期考试卷                    试卷编号:    ( A )卷数字电子技术课程课程类别:必、限、任闭卷(√)、开卷(范围)():   考试日期:    题号一二三四五六七八九十总分累分人签名题分100得分考生注意事项:1、本试卷共8页,总分 100 分,考试时间  120 分

2、钟。2、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。得分评阅人一、填空题(每空2分,共20分)  1.化简2.(10.2)D=()B=()H=()8421BCD3.若TTL逻辑门带同类逻辑门为负载,这时可能有两种情况。一种情况是负载电流从外电路流入与非门,称为负载;另外一种情况是负载电流从与非门流向外电路,称为负载4.利用对偶原则直接写出的对偶式5.某RAM有10根地址线,8根数据线,其存储容量为6.已知某热电偶输出电压范围为0~0.025V(对应的温度范围为0~450℃),要求能分辨的温度为0.1℃,若要

3、求对该电压进行A/D转换,最少需要选择()位的A/D转换器第9页共8页得分评阅人二、选择题(每题2分,共10分) 1.在()情况下,函数运算结果是逻辑1(A)全部输入是“1”(B)任一输入为“1”(C)全部输入是“0”(D)任一输入为“0”2.组合逻辑电路由()组合而成(A)门电路(B)触发器(C)计数器(D)寄存器3.电可擦除可编程存储器是()(A)EPROM(B)RAM(C)EEPROM(D)PROM4.JK触发器在CP脉冲作用下,欲完成的逻辑功能,输入信号应为()(A)J=QK=(B)J=K=Q(C)J=K=

4、1(D)J=K=15.下面几种说法正确的是()(A)A/D转换器中,逐次比较型A/D转换器转换速度最快(B)时序逻辑电路的输出只与当前状态有关,与前一刻的状态无关(C)一个触发器可以存储一位信息(D)JK触发器不可连接成D触发器使用第9页共8页三、简答题(18分)得分评阅人1.用卡诺图法将下列函数化简为最简“与—或”表达式。(4分)2.给定组合逻辑电路的逻辑函数为,请判断该逻辑电路是否存在竞争冒险现象。(4分)与阵列或阵列AABBCC___F1F23.请用ROM实现逻辑函数,(4分)第9页共8页1.下图为某一组

5、合逻辑电路,请写出Y的逻辑函数表达式,画出真值表并分析其逻辑功能。(6分)=1&≥1ABC11Y&四、分析题(22分)得分评阅人1.分析下图所示异步时序逻辑电路,要求:(1)写出驱动方程、状态方程并画出完整的状态表,状态图;(2)画出初态为000时Q2、Q1、Q0的波形图。(12分)CP第9页共8页1.简述电路组成及工作原理。若要求扬声器在开关S按下后以1.2KHZ的频率持续响10S,试确定图中R1,R2的阻值(10分)阀值输入(6脚)触发输入(2脚)Q(3脚)状态>>0导通<<1截止>>保持保持第9页共8页第9页

6、共8页五、综合设计题(32分)得分评阅人1.请用两片74LS163设计模163的计数器,其状态图如下:00000000→00000001→00000010→…→10010001→1001001074LS163功能表74LS163的功能表如下:(10分)ET*EPCP0××↑000010×↑111↑累加计数110×保持Q3Q2Q0Q1RCOETEPLDCRD3D2D1D0CP74LS163Q3Q2Q0Q1RCOETEPLDCRD3D2D1D0CP74LS163CP第9页共8页1.如图所示为由八选一数据选择器实现的函数

7、L,请写出L的逻辑函数;若用3-8译码器加少量逻辑门,如何实现?请简单的写出设计过程并画出实现电路。(10分)74LS151的功能表74LS138的功能描述为,当时,有:,否则全部输出为1。GY000000010010001101000101011001111×××0A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7G174LS1382A2BGG第9页共8页1.用JK触发器和逻辑门电路设计一个同步四进制加1计数器,用表示状态,要求其状态图如右所示。(12分)10000111要求:(1)写出设计过程,可以不画出电路图(2)

8、检查多余状态能否自启动。第9页共8页

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。