欢迎来到天天文库
浏览记录
ID:19929542
大小:76.50 KB
页数:4页
时间:2018-10-08
《设计译码器和数据选择器》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库。
1、设计译码器和数据选择器一、实验目的:1.掌握译码器电路的功能、特点及其测试方法。2.掌握译码器的级联方法及测试方法。3.掌握四选一数据选择器的逻辑功能及测试方法。4.掌握数据选择器的级联方法及测试方法。5.掌握3线—8线译码器的应用方法及测试。二、实验仪器、设备、元器件:1.数字逻辑电路实验仪1台2.双2-4译码器74LS139芯片1片3.双四选一数据选择器714LS253芯片1片4.六反相器74LS04芯片1片5.四2输入或门74LS321片6.3-8译码器74LS138芯片1片7.四2输入与非门74LS32芯片1片8.示波器或万用表9.导线若干三、预习要求:1.预习译码
2、器和数据选择器的基本原理及功能;2.熟悉实验用芯片的引脚排布和功能;四、实验内容和步骤:1.译码器功能测试:74LS139双2线—4线译码器如图7.1所示。图7.1(a)为原理图,图7.1(b)为实验测试连线图。输入端D0、D1接逻辑开关A、B,输出Y0~Y3接电平指示器。改变输入信号D0、D1的状态,观察输出,写出Y0~Y3的数值(表7.1)及其表达式。图7.1表7.1功能表D1 D0Y3 Y2 Y1 Y00 00 11 01 1Y3=___________Y2=______________Y1=____________
3、Y0=____________2.译码器的级联应用:用双2线—4线译码器74LS139组成的3线—8线译码器电路如图7.2所示,按图连线。输入端D0~D2接逻辑开关0、1、2,输出Y0~Y7接电平指示器。改变输入信号D0~D2的状态,观察输出,写出Y0~Y7的数值(表7.2)及其表达式。74LS139图7.2表7.2D2D1D0Y7Y6Y5Y4Y3Y2Y1Y0000001010011100101110111Y7=_____________Y6=________________Y5=_____________Y4=_______________Y3=_____________
4、Y2=_______________Y1=_____________Y0=_______________3.数据选择器功能测试:将双四选一数据选择器74253按图7.3所示连线,选择74253,按F1键打开74253器件真值表,掌握该器件的各管脚功能及使用方法。信号输入端D、C、B、A分别接逻辑开关3、2、1、0,选通端A1、A0接逻辑开关B、A。在D、C、B、A状态确定的条件下,改变选通端A1A0的状态,观察输出Y,并填写实验结果表7.3。图7.3表7.3功能表A1 A0DCBAY0 0×××01 0 1××01× 1 0×01×× 1 001×××
5、由真值表可知Y=_________________________4.数据选择器级联应用:双四选一多路数据选择器74LS253接成的八选一数据选择器电路如图7.4所示,按测试图连线,选通输入A0、A1、A2信号分别接逻辑开关A、B、C,D0-D7分别对应接逻辑开关0-7,输出Y接电平指示器。改变A2A1A0和输入D0~D7的状态(自行设计),观察输出Y的状态,并把实验结果填表7.4,说明电路功能。图7.4(a)原理图图7.4(b)测试图表7.4A2 A1 A0Y0 0 00 0 10 1 00 1 11 0 01 0 11
6、 1 01 1 1逻辑表达式Y=_________________功能说明:_______________________5.3线--8线译码器的应用:用一片3线—8线译码器74LS138构成一位全减器电路。全减器真值如表7.5所示,画出电路连线图,并检验其功能。表7.5输 入输 出AiBiCi-1DiCi0000000111010110110110010101001100011111Di=_______________________Ci=______________________________
此文档下载收益归作者所有