数字电路与逻辑设计模拟试题

数字电路与逻辑设计模拟试题

ID:19974174

大小:532.50 KB

页数:5页

时间:2018-10-08

数字电路与逻辑设计模拟试题_第1页
数字电路与逻辑设计模拟试题_第2页
数字电路与逻辑设计模拟试题_第3页
数字电路与逻辑设计模拟试题_第4页
数字电路与逻辑设计模拟试题_第5页
资源描述:

《数字电路与逻辑设计模拟试题》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、一.判断1.8421BCD码共有16种状态。()2.集电极开路门和三态门的输出都能并接、都能实现线与逻辑。()3.A/D转换的原理有逐次逼近型和倒T型等多种形式。()4.用ROM存储器可实现组合逻辑函数。()5.“0”的补码只有一种形式。()二.选择题1.F=A+B的反函数表达式是:()(a)A+B(b)AB(c)AB2.消除竞争冒险的方法有:()。(a)接入滤波电容(b)引入选通脉冲(c)修改逻辑设计共4页第1页3.为避免一次性变化现象,应当采用()的触发器。(a)主从触发(b)边沿触发(c)电平触发4.按输出状态论,施密特触发器属于()触发器。(a)

2、双稳态(b)单稳态(c)无稳态5.石英晶体构成的多谐振荡器的振荡频率由()决定。(a)石英晶体固有频率(b)耦合电容(c)两者共同6.衡量A/D、D/A转换器的重要指标是()。(a)转换速度(b)转换精度(c)转换速度和转换精度7.表示任意两位十进制数,需要()位二进制数。(a)6(b)7(c)8(d)98.为构成4096×8的RAM,需要几片1024×2的RAM,需要有几根译码地址线。()(a)4片,10根(b)16片,12根(c)16片,10根(d)4片,12根2.如果要将一个最大幅值为5.1V的模拟信号转换为数字信号,要求分辨出5mV的输入信号的变

3、化,应选()位的A/D转换器。(a)8(b)9(c)10(d)11三.逻辑函数化简。1.代数法化简F=A2.用卡诺图化简函数:F2(A,B,C,D)=Σm(0,2,3,4,5)+Σd(8,10,11,12,13,14,15)说明:Σd为无关项。四.已知TTL逻辑门VOH=3.6V,VOL=0.3V,门限电压VT=1.4V,试求图示电路中各电压表的读数3.6V&0.30.V3.6V1&V4V13.6VV3V2&V1=V2=V3=V4=V5=3.6VV5共4页第2页五、设计一个图a所示多功能逻辑电路,实现功能如图b所示,其中C1、C2为控制端,A、B为数据输

4、入端,F为输出端。要求用8选1数据选择器74LS151和少量与非门实现。74LS151的符号和功能表如图c、d所示。多功能逻辑电路ABC1C2FC1C2F00A01AB10AB11A+B图d图b图aA2A1A0END0D1D2D3D4D5D6D774LS151F图cENA2A1A0F1×××00000D00001D10010D20011D30100D40101D50110D60111D7七、由移位寄存器74194和4选1数据选择器构成的电路如图所示。试:1.列出该电路的状态转换表。2.写出Z的输出序列码。S1S0D0D1D2D3A1A0ZYMUXCrDS

5、LCPCP10D0D1D2D301Q0Q1Q2Q3741941共4页第3页八.试分析图六(a)、图六(b)所示由74161计数器构成的电路是几分频电路。并列出计数状态表。74161功能表CPCrLDETEPQ×01××0↑10××置数↑1111计数CO=ETQ3Q2Q1Q0图六(a)图六(b)九、由边沿D触发器构成的时序电路和CP1、CP2的波形如图所示,设触发器的初态Q2=Q1=0,试对应画出Q2和Q1的波形图。SDC11DRDQQCP1CP2"1"Q2SDC11DRDQQQ1Q2CP1CP2Q110、用555定时器设计可重复触发单稳态触发器并画出电路

6、图B1T15KC1C25K5KRVoVCCRD&+--+--&6273184518746235555

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。