引脚功能与内部结构图

引脚功能与内部结构图

ID:20813103

大小:6.07 MB

页数:18页

时间:2018-10-15

引脚功能与内部结构图_第1页
引脚功能与内部结构图_第2页
引脚功能与内部结构图_第3页
引脚功能与内部结构图_第4页
引脚功能与内部结构图_第5页
资源描述:

《引脚功能与内部结构图》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、3.3引脚功能与内部结构图新编电类专业计算机基础引言目录引脚功能内部结构框图单片机的应用生活中单片机无处不在应用单片机的概念单片机?单片机的概念单片机就是将所有复杂功能部件集成到一片单独的集成电路芯片上。CPU存储器外围设备单片机硬件的学习半导体技术飞速发展硬件工程师缺乏硬件集成度越来越高不太懂硬件,也能在硬件上开发软件本书采用“单片机+外部存储器”从原理上进行学习将已集成的“单片机”又拆分开进行研究引言目录引脚功能内部结构框图8051单片机实物图直插式贴片式VCCVSSXTAL2XTAL18051

2、RSTALE/PROGP3.6/P3.7/P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7P3.1P3.0P3.2P3.5P3.4P3.3P0.0/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7/AD7P2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P2.0/A88051单片机引脚图VCCVSSXTAL2XTAL18051ALE/PROGP2.0/A8P0.0

3、/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7/AD7P2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P3.0P1.7P3.6/P1.0P1.1P1.2P1.3P1.4P1.5P1.6P3.1P3.2P3.5P3.4P3.3P3.7/将单片机内部寄存器初始化为指定状态,系统更稳定RST:复位引脚,高电平有效电源、地时钟VCC:+5V电源输入引脚VSS:接地引脚为单片机提供“

4、能量”连接晶体振荡电路,为CPU提供“脉搏”XTAL2:反相放大器输出XTAL1:反相放大器输入复位上电时,令单片机内部寄存器处于指定状态,使系统更“可靠”RST:复位引脚,高电平有效RSTI:Input,用于采集信号4组I/O口,每组包括8根并行线。O:Output,用于输出地址、数据信号8051单片机引脚图8051P1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7P0.0/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7

5、/AD7P2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P2.0/A8P0口8位开漏双向I/O口,使用片外部存储器时,可作为地址(低8位)与数据复用总线,能驱动8个TTL。P2口8位准双向I/O口,使用片外部存储器时,可作为地址(高8位)与数据复用总线,能驱动4个TTL。P3口8位准双向I/O口,能驱动4个TTL。P3.7/P3.6/P3.1P3.0P3.2P3.5P3.4P3.3WRRDVCCVSSXTAL2XTAL1RSTALE/PR

6、OGEAPSENP1口8位准双向I/O口,能驱动4个TTL。8051单片机引脚图8051ALE/PROGVCCVSSXTAL2XTAL1P0.0/AD0P0.1/AD1P0.2/AD2P0.3/AD3P0.4/AD4P0.5/AD5P0.6/AD6P0.7/AD7P2.7/A15P2.6/A14P2.5/A13P2.4/A12P2.3/A11P2.2/A10P2.1/A9P2.0/A8RSTP1.0P1.1P1.2P1.3P1.4P1.5P1.6P1.7P3.1P3.0P3.2P3.5P3.4P3.

7、3P3.6/WREAP3.7/RDPSENP3.6/WR:片外数据存储器写选通,低电平有效;P3.7/RD:片外数据存储器读选通,低电平有效;P3.7/PSEN:片外程序存储器选通,低电平有效。存储器选通EA程序存储器访问允许信号,决定CPU最初访问的程序存储器。+5V8051外部程序存储器EA引脚的使用EA地址线数据线控制线程序存储器GNDCPU先访问单片机内部程序存储器,内部存储器不够用时,CPU自动访问外部程序存储器。CPU不访问单片机内部程序存储器,只访问外部程序存储器Altair-8031

8、Small都是采用外部存储器I:Input,用于采集信号4组I/O口,每组包括8根并行线。O:Output,用于输出地址、数据信号8051单片机引脚图存储器选通EA程序存储器访问允许信号,决定CPU最初访问的程序存储器。P3.6/WR:片外数据存储器写选通,低电平有效;P3.7/RD:片外数据存储器读通,低电平有效;P3.7/PSEN:片外程序存储器选通,低电平有效。ALE地址锁存允许信号,外扩存储器时,使用P0复用输出地址、数据信号,ALE产生锁存地址的控制信号。8

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。