数字跑表设计

数字跑表设计

ID:21832134

大小:155.74 KB

页数:11页

时间:2018-10-25

数字跑表设计_第1页
数字跑表设计_第2页
数字跑表设计_第3页
数字跑表设计_第4页
数字跑表设计_第5页
资源描述:

《数字跑表设计》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、西南科技大学设计报告课程名称:基于FPGA的现代数字系统设计设计名称:基于原理图的数字跑表设计姓名:学号:班级:指导教师:2西南科技大学信息工程学院2一、实验目的1、设计一个数字跑表,具有复位、暂停、秒表等功能二、实验原理1.完成一个具有数显输出的数字跑表计数器设计,原理图如下图所示。、数字跑表计数器原理图11任务分析:输入端口:1)复位信号CLR,当CLR=1,输出全部置0,当CLR=0,系统正常工作。2)暂停信号PAUSE,当PAUSE=1,暂停计数,当PAUSE=0,正常计数。3)系统时钟CLK,CLK=50MHz输出端口:数码管驱

2、动----DATA1,位宽14位,其中,DATA1[7:0]是数码管显示值,DATA1[14:8]是数码管控制端口屏蔽未用端口---ctr,位宽是2,将未用的两个数码管显示关闭(1) 跑表的计时范围为0.01s~59min59.99s,计时精度为10ms; (2) 具有异步复位清零、启动、计时和暂停功能; (3) 输入时钟频率为100Hz; 11(4) 要求数字跑表的输出能够直接驱动共阴极7段数码管显示.按照自顶向下设计,应该分为以下模块:分频----将下载板上50MHz时钟分频为周期是0.01秒的时钟,提供给百分计数计数1----百分计

3、数,输入周期是0.01秒的时钟,计数,满100进位,注意个位,十位的不同生成计数2---60进制计数器,输入百分位,或者秒位的进位,计数,满60向高位进位,注意个位,十位的不同生成数码管显示控制----驱动数码管数据,显示控制端口。一、实验步骤1、数码管显示驱动模块的设计(1)建立工程:file->NewProject,并注意器件、EDA工具的正确选择(2)建立新VerilogHDL模块编辑窗口,选择资源类型为VerilogModule,并输入合法文件名,在文本编辑窗口输入代码。(3)执行综合得到综合后的电路,并进行功能时序仿真。2.计数

4、器模块的设计设计步骤同数码管的设计,并完成模块的设计输入、综合、功能仿真。3.数码管和计数器组合为一个系统用VerilogHDL将数码管和计数器组合为一个模块,完成综合、功能仿真,分析波形,修正设计。4.把电路进行综合的编译之后,锁定引脚,下载到板子上进行实际仿真验证二、实验结果及分析1.在Design窗口中,选择DesignUtilities→CreateSchematicSymbol创建跑表模块;2.时序图11激励文件代码`timescale1ns/1psmoduleTSET;regCLK;regCLR;regPAUSE;wire[1

5、3:0]DATA1;paobiaouut(.CLK(CLK),.CLR(CLR),.PAUSE(PAUSE),.DATA1(DATA1));initialbeginCLK=0;CLR=0;PAUSE=0;#10CLR=1;#10CLR=0;foreverbegin#10CLK=!CLK;endendEndmodule解释:过了10时间后clk=1,再过10时间后clk=0;每过10个时间后,clk的值进行一次翻转,从而生成的时钟周期是20个时间单位2.锁定引脚#PlanAheadGeneratedphysicalconstraintsNE

6、T"CLK"LOC=V10;NET"CLR"LOC=D14;11NET"PAUSE"LOC=C14;NET"DATA1[0]"LOC=R7;NET"DATA1[1]"LOC=V7;NET"DATA1[2]"LOC=U7;NET"DATA1[3]"LOC=V6;NET"DATA1[4]"LOC=T6;NET"DATA1[5]"LOC=P6;NET"DATA1[6]"LOC=N5;NET"DATA1[7]"LOC=P7;NET"DATA1[13]"LOC=N8;NET"DATA1[12]"LOC=M8;NET"DATA1[11]"LOC=T8

7、;NET"DATA1[10]"LOC=R8;NET"DATA1[9]"LOC=V9;NET"DATA1[8]"LOC=T9;用开关一来实现对数字的清除操作用开关二来实现对数字的暂停操作一、体会11我初步掌握了Verilog HDL这种目前应用最广泛的硬件描述语言的编写方法以及联机下载到硬件验证的整个流程,圆满完成了设计任务。 程序设计是这次实验的重点,通过老师上课讲的内容自己实际做了进位程序以及分频程序,基本掌握了它的使用。 在写完程序后,发现不能调用各个程序模块,后来在同学的点拨下改成使用程序模块来生成具体的模块来使整个系统正常工作。 

8、程序设计遇到了数码管无法显示的瓶颈,在老师的指导下最终解决了这一问题。 在此次课程设计过程中,我提升了自己的自学能力和动手能力,这也是一笔很大的收获。代码:`timescale1ns/1psm

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。