AD8345的引脚排列如图1所示。其引脚可与AD8346兼容,AD8346也是ANALOGDEVICES公司生产的正交调制器产品。2内部结构与引">   AD8345的引脚排列如图1所示。其引脚可与AD8346兼容,AD8346也是ANALOGDEVICES公司生产的正交调制器产品。2内部结构与引" />
ad8345正交调制器及其应用

ad8345正交调制器及其应用

ID:22612150

大小:52.50 KB

页数:5页

时间:2018-10-30

ad8345正交调制器及其应用_第1页
ad8345正交调制器及其应用_第2页
ad8345正交调制器及其应用_第3页
ad8345正交调制器及其应用_第4页
ad8345正交调制器及其应用_第5页
资源描述:

《ad8345正交调制器及其应用》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、AD8345正交调制器及其应用

2、第1500)this.style.ouseg(this)">  AD8345的引脚排列如图1所示。其引脚可与AD8346兼容,AD8346也是ANALOGDEVICES公司生产的正交调制器产品。2内部结构与引脚功能描述2.1内部结构及工作原理  AD8345内部原理方框图如图2所示。内部电路主要包括本振信号接口电路、混频器、差动电压-电流转换器、差动-单端输出转换器和偏差电路。本振信号接口电路由内部分离的多级多相相位分离器和缓冲放大器组成,主要功能是产生两个正交的本振信号,分别提供给I和Q两个通道的混频器;混频器实际上为两个乘法器

3、,用来完成混频功能;差动电压-电流转换器主要包括一个运算放大器,它的功能主要是将基带信号转换为差动的电流形式,然后提供给两个混频器;差动-单端输出转换器主要包括一个带有推拉输出驱动的放大电路,主要功能是将两路混频后的信号合并,并转换为单端的形式从VOUT端输出;偏差电路由建立在△-VBE原则上的禁带参考电路组成,主要功能是产生各部分电路温度变化时的均衡电流参考值和恒定温度所需的电流参考值,当各部分电路的电流值超过电流参考值时,可将ENBL端变为低电平,从而关闭输出。500)this.style.ouseg(this)">  AD8345的工作过程如下:当芯片正常

4、工作时,两路基带信号分别从IBBN和IBBP端、QBBN和QBBP端差动输入,经差动电压-电流转换器后,以差动电流的形式加入到两个混频器;本振信号从LOIN端和LOIP端差动加入,经本振信号接口电路后,产生两路正交的本振信号,分别加入到两个混频器,与两路基带信号进行混频,混频后的信号合并后,经差动-单端输出转换器转换为单端形式从VOUT端输出。当温度改变或其它意外情况发生时,或者当工作电流超过芯片正常工作范围时,偏差电路将起作用,它使ENBL端置为低电平,使芯片转入睡眠状态。2.2引脚功能描述  AD8345采用16脚ISSOP封装,各引脚功能描述如下:  IB

5、BP(1脚),IBBN(2脚):I通道基带信号的正向、反向输入端,高阻抗输入时,直流偏置约为0.7V,交流输入信号变化范围为0.4V~1V(峰-峰值),典型值为0.6V,外接偏置电路须采用交流耦合方式;  3(3脚,9脚,13脚,14脚):差动电压-电流转换器和混频器的接地端;  1(4脚):本振信号的相位分离器和缓冲器的公共接地端;  LOIN(5脚),LOIP(6脚):本振信号的反向、正向输入端。当工作电源VS为5V时,内部直流偏置约为1.8V,本振信号必须以交流方式耦合,其驱动电平范围为-10~0dBm,典型值为-2dBm,驱动电平不能太大,也不能太小,过

6、大会降低元器件的线性度,过小会提高噪声分量。本振信号既可差动输入也可单端输入;  VPS1(7脚):偏差电路和本振信号缓冲级电源供给端,该脚须用0.01μF和100μF电容耦合接地;  ENBL(8脚):控制端,接高电平时元器件工作,接低电平时元器件进入睡眠状态;2(10脚):输出放大电路的接地端;  VOUT(11脚):阻抗为50Ω的RF输出端,该脚须经过电容耦合输出;  VPS2(12脚):基带输入电压-电流转换器和混频器的电源供给端,该脚须用0.01μF和100μF电容耦合就近接地;QBBN(15脚),QBBP(16脚):Q通道基带信号的反向、正向输入端。

7、高阻抗输入时,直流偏置约为0.7V,交流输入信号变化范围为0.4V~1V(峰-峰值),典型值为0.6V,外接偏置电路须采用交流耦合方式。3应用设计  AD8345是性能极高的正交调制器,为充分体现其性能,在应用设计过程时,应充分考虑到本振信号的泄漏和边带抑制问题。3.1本振信号电路的设计  为了在输出端尽可能地抑制本振信号分量,本振信号驱动尽量采用差动方式,一般采用平衡-不平衡变换器;并且变换输出的信号要通过电容交流耦合,才能进入AD8345;本振信号的驱动电平不能太大,也不能太小,一般约为-2dBm,这样能保证有最低的噪声输出;本振信号驱动电路的输入阻抗一般设

8、计为50Ω;尽管本振信号的频率受制于AD8345内部的正交相位分离器,但为了有良好的边带抑制效果,还应该合理地选择本振信号,一般选择为不低于220MHz。3.2基带信号电路的设计  I和Q两个通道的基带信号输入必须采用差动驱动的方式;驱动信号的幅度受工作电源的影响很大,当工作电源VS为5V时,两路驱动信号峰-峰值可达1.2V,在0.4V~1V之间变化,当工作电源Vs较小或基带信号本身峰-峰值与平均值之比很大时,两路驱动信号的峰-峰值必须降低,否则会产生削波失真,这在多路通信中会干扰邻近信道;为尽量降低本振信号泄漏,应尽量减少I和Q两个通道的基带信号的电压漂移,这

9、可以在输入时采用漂移补偿

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。