现场可编程门阵列的结构与设计

现场可编程门阵列的结构与设计

ID:24767830

大小:50.50 KB

页数:6页

时间:2018-11-16

现场可编程门阵列的结构与设计_第1页
现场可编程门阵列的结构与设计_第2页
现场可编程门阵列的结构与设计_第3页
现场可编程门阵列的结构与设计_第4页
现场可编程门阵列的结构与设计_第5页
资源描述:

《现场可编程门阵列的结构与设计》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、现场可编程门阵列的结构与设计

2、第1内容加载中...关键词:现场可编程门阵列;可配置逻辑块;专用集成电路  1引言FPGA是上世纪80年代末开始使用的大规模可编程数字集成电路器件。它充分利用计算机辅助设计技术进行器件的开发与应用。用户借助于计算机不仅能自行设计专用集成电路芯片,还可在计算机上进行功能仿真和实时仿真,及时发现问题,调整电路,改进设计方案。这样,设计者不必动手搭接电路、调试验证,只须在计算机上操作很短的时间,即可设计出与实际系统相差无几的理想电路。而且,FPGA器件采用标准化结构,体积小、集成度

3、高、功耗低、速度快,可无限次反复编程,因此,成为科研产品开发及其小型化的首选器件,其应用极为广泛。2FPGA的基本组成原理FPGA的基本组成与生产厂家有关,不同厂家的器件其结构、工艺技术和编程方法各不相同。目前国内广泛使用Xilinx公司生产的FPGA器件。XilinxFPGA采用逻辑单元阵列(LogicCellArray—简称LCA)结构,其示意图如图1所示。500)this.style.ouseg(this)">图1Xilinx公司FPGA结构图由图1可知,XilinxFPGA由3个可编程基本单元阵列

4、组成:输入/输出块(I/OBlock—简称I/OB)阵列,可配置逻辑块(ConfigurableLogicBlock—简称CLB)阵列及可编程互连网络(ProgrammableInterconnect—简称PI)。其中输入/输出块排列在芯片周围,它是可配置逻辑块与外部引脚的接口。可配置逻辑块是FPGA的核心,它以矩阵形式排列在芯片中心。每个CLB均可实现一个逻辑功能小单元。各CLB之间通过互连网络编程连接,以实现复杂的逻辑功能。3FPGA的开发过程FPGA的开发过程依赖于它的软件开发系统,其设计流程如图2

5、所示。由图2可知,FPGA的基本设计流程分为3部分:设计输入,设计实现及设计验证。500)this.style.ouseg(this)">图2FPGA的基本设计流程3.1设计输入设计输入是将要实现的逻辑关系以开发系统所支持的方式输入计算机,这是设计FPGA的开始。有多种方法实现设计输入,最常用的是原理图编辑器。它允许用2种方式进行设计输入:1)图形输入这种输入方式允许使用元件库中提供的各种常规门电路及逻辑部件(宏单元)设计电路,并以原理图的方式输入;2)文本输入这种输入方式允许使用高级可编程逻辑设计语言,

6、如VHDL,ABEL、CUPL语言等编写输入文件,也允许直接用布尔方程进行输入。设计输入的目的是要产生一个XNF(XilinxNetlistFormat)文件,这是设计实现和设计验证的输入文件。如果同时采用图形输入和文本输入,则还需要进行归并(XNFMERGE)处理,以产生一个完整的XNF文件。3.2设计实现设计实现是设计开发过程的核心,其主要任务是对归并后的XNF文件进行分割、布局和布线。分割是把XNF文件中的逻辑设计经过化简,分割成为以CLB及I/OB为基本单元的逻辑设计。布局是把分割后的逻辑设计分配

7、到FPGA的相应CLB及I/OB位置。布线是对已布局好的CLB,I/OB进行连线。Xilinx开发软件具有自动布局、布线功能,它能在布局、布线过程中采用一系列优化程序,找出最佳布局、布线方案。设计实现的最终目的是产生符合设计要求的比特流文件。这是用来为FPGA芯片装载的二进制文件。3.3设计验证设计验证主要是对电路进行仿真测试。仿真测试包括功能仿真和实时仿真。功能仿真假设信号通过每个逻辑门产生同样的延迟时间(0.1ns),而通过路径没有延时。这种仿真可测试系统功能是否满足设计要求。实时仿真是在布局布线后进

8、行,它能按照所选器件的实际延迟时间进行模拟,主要用来验证系统的时序关系。设计输入、设计实现和设计验证三个部分交替进行,最后得到完全满足设计要求的二进制文件。用该文件通过加载电缆或编程EPROM对FPGA加载,即可得到用户需要的专用集成电路芯片。4FPGA设计方法4.1时钟信号分配技术时钟分配网络是FPGA芯片中的特殊布线资源,由特定的引脚和特定的驱动器驱动,只能驱动芯片上触发器的时钟输入端或除了时钟输入端外有限的一些负载,其反相功能一般可在可编程逻辑块(CLB)或可编程输入输出块(I/OB)内部实现,其目

9、的是为设计提供小延迟偏差的时钟信号。因此,FPGA特别适合于同步电路设计技术,尽可能减少使用的时钟信号种类。而在TTL电路设计中经常采用的由组合逻辑生成多个时钟,然后分别驱动多个触发器以装入和保持数据的设计方法,对FPGA设计是不适用的。因为,这样做会使得时钟种类很多,不能利用专用的时钟驱动器和专用的时钟布线资源,时钟信号只能由通用的布线资源拼凑而成,各个负载点上的时钟延迟偏差很大,会引起数据保持时间问题,降低工作速度。对FP

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。