基于tdr的adsl线缆断点测试仪设计

基于tdr的adsl线缆断点测试仪设计

ID:26507615

大小:324.00 KB

页数:7页

时间:2018-11-27

基于tdr的adsl线缆断点测试仪设计_第1页
基于tdr的adsl线缆断点测试仪设计_第2页
基于tdr的adsl线缆断点测试仪设计_第3页
基于tdr的adsl线缆断点测试仪设计_第4页
基于tdr的adsl线缆断点测试仪设计_第5页
资源描述:

《基于tdr的adsl线缆断点测试仪设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于TDR的ADSL线缆断点测试仪设计1引言近几年来,非对称数字用户线ADSL(AsymmetricDigitalSubscriberLine)作为网络“最后一公里”问题解决方案应用广泛。我国ADSL业务已成为运营商收入的主要增长点之一。因此,无论是ADSL业务的开通,还是正常的运营维护,都需一系列测试,而断点测试是其中一项重要测试。而早期电桥测试仪表操作复杂,测试时要求双方配合,并需知道准确的线缆长度等技术数据;测量精度受环境温度、电磁干扰等因素的影响。且一般线务人员不易掌握,无法准确测量。现有线缆测试专用仪表都需对线务人员进行培训,准确定位并计算采集的波形方可得到测试结果。介绍一种运用

2、时域脉冲回波原理测量ADSL线缆故障点位置的测试仪,只需单人操作,一键测试,小巧轻便,上手即会运用。(大比特商务网:http://www.big-bit.com)2时域脉冲回波原理测试时向线缆一端注入低压脉冲,该脉冲沿线缆传播(传播速度与光速为同一级别),当遇到故障点,脉冲产生反射回到测量点,通过仪器获得发射脉冲与反射脉冲的时间差△t,又已知脉冲在线缆中的波速度v,可得到故障点距离L:由于脉冲发射接收均在同一测试点,如果在一个脉冲时间内发射脉冲与反射脉冲重叠,因此不能测出故障点距离,这样则出现测试盲区。为减小测试盲区,必须减小脉冲宽度,但这会导致发射脉冲能量的减弱,从而反射脉冲获取的难度,

3、不利于长距离测量增加。为解决上述矛盾,本线缆测试仪采用宽度可变的脉冲,并提高脉冲幅度,测试不同长度的线路。3系统设计3.1系统硬件设计图1为该测试系统工作原理框图。其基本工作原理为:测试时通过人机键盘设置脉冲宽度,单片机发送测试开始指令和脉宽控制字,FPGA接收到测试指令,根据脉宽控制字产生脉冲并开始计数,脉冲经发射电路到被测线缆。遇到断点后,脉冲原路返回,再经信号接收电路产生下降沿,使FPGA停止计数,并将计数值传给单片机,从而计算出断点位置,并通过显示电路显示,单片机通过串口与PC机通信,传输所测数据。而电源电路提供系统所需电源。(大比特商务网:http://www.big-bit.c

4、om)3.1.1单片机STC12C5410AD模块由于该测试仪是手持式设计,需考虑合理的电源管理。因此单片机选择带电源管理功能的STC12C5410AD器件,其低功耗设计可使其处于空闲和睡眠模式。通过设置电源管理寄存器使其进入睡眠模式,并自动断开各电路模块电源,以减少整机功耗,且能够通过外部唤醒模式启动系统。而且该单片机自带硬件看门狗,全双工异步串行口和10位8通道A/D转换器,通过设置硬件看门狗寄存器实现程序的抗干扰;通过A/D转换通道扩展按键,节省I/O端口;并利用串口与PC通信。STC12C5410AD还带有增强型8051内核。能够在1个时钟/机器周期下运行,速度比普通的8051要高

5、8~12倍。通过8位可配置的I/O端口与FPGA进行数据交互,对FPGA配置脉宽,读取FPGA计数值并计算脉冲往返时间及线缆长度,最后控制LCD显示。(大比特商务网:http://www.big-bit.com)3.1.2FPGA模块图2为FPGA脉冲产生接收框图。FPGA产生宽度可调的脉冲,按系统设计要求单片机向FPGA预置一个数,状态机处于低电平,在接收到单片机启动命令后,计数器1开始计数,与此同时状态机置高,每一个时钟脉冲沿到来时,计数器1值与预置数比较,直到两者相等,状态机才转为低电平,这样就发射一个脉冲。测试仪所能采集到的反射脉冲在测试盲区外至少有2个,而有用的为前两个:一个是发

6、射脉冲直接经接收电路得到,另一个是由线缆反射再经接收电路得到。若有其他脉冲则是由于脉冲的多次反射引起的。显然,脉冲在线缆中传播的时间为两个反射脉冲之间的时间差,这样就很容易避免电路所带来的系统误差,提高了测试精度。当接收到回波产生的第1个脉冲下降沿后。计数器2开始计数,直到第2个下降沿到来,计数器停止计数,计数值锁存后通知单片机已完成,单片机分两次高8位和低8位读取计数器值。计数器2通过锁相环倍频得到更高的采集时钟,以减小因采集计数所带来的测试误差。以下是捕捉这2个下降沿时,输出一个脉冲的VHDL进程:(大比特商务网:http://www.big-bit.com)此脉冲宽度即为信号在线缆中

7、的传播时间。3.1.3脉冲发射接收模块图3为脉冲发射接收框图。为防止因信号损耗过大导致回波幅值较小不易辨别,将FPGA产生的脉冲通过放大电路放大到+50V;为避免因测试点阻抗不平衡导致发射脉冲幅度减小,在放大电路与线缆之间加入高频脉冲隔离器,使电路与线缆更好耦合。信号放大电路与FPGA之间加入光电隔离,防止相互干扰,同时对FPGA起到电气隔离保护作用。在遇到断点后,脉冲原路返回,经耦合电路后再经放大处理,由光电耦合器6N

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。