3系列FPGA中使用LUT构建分布式RAM(3).doc

3系列FPGA中使用LUT构建分布式RAM(3).doc

ID:27459143

大小:159.00 KB

页数:3页

时间:2018-12-04

3系列FPGA中使用LUT构建分布式RAM(3).doc_第1页
3系列FPGA中使用LUT构建分布式RAM(3).doc_第2页
3系列FPGA中使用LUT构建分布式RAM(3).doc_第3页
资源描述:

《3系列FPGA中使用LUT构建分布式RAM(3).doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、3系列FPGA中使用LUT构建分布式RAM(3)  前面简要介绍了Spartan-3系列FPGA中分布式RAM的基本特性。为什么不从更高级的Virtex系列入手呢?我仔细看了一下各个系列的介绍、对比,Spartan系列基本就是Virtex系列的精简版,其基本原理是一样的,所以从简单的入手来融会贯通未尝不是一个好办法。至于各个器件具体的有什么配置,在Xilinx网站上查找它们各自的Datasheet或者Userguide即可(这也是资源最近我着重提到的学习资源)。表1给出了Spartan与Virtex系列中分布式RAM的基本对比情况。  表1Spartan与Virtex系列中分布

2、式RAM的基本对比情况Xilinx库中Spartan3系列FPGA中SRAM和DRAM的原语一共有4个,如表2所示。(不清楚怎么调用原语的同学可以参考和)。这些原语的详细说明都位于Spartan-3LibrariesGuideforHDLDesigns,即UG607.pdf之中。  表2库中分布式RAM的原语表2中原语在调用时,其输入和输出都是1位宽的。为了实现更大的内存函数,可以把它们进行并联使用,如表3所示。在调用CoreGenerator时,每个端口的定义都会有详细的说明,在此不再详细描述,请参考原语调用时CoreGenerator的help或者上面的UG607.pdf。

3、  表3分布式RAM原语的并联使用分布式的RAM在器件初始化之后,其内容为全零。如果要求配置为初始化后非零的情况,需要使用INIT属性。每一个INIT都是以16进制编码的矢量,从MSB到LSB排序。表4给出了每个原语的INIT长度。  表4每个原语的INIT长每一个Spartan-3FPGA的CLB都包含4个slice,它们的位置排列datasheet、userguide或者PlanAhead中都可以看到。相比较而言,PlanAhead中的更为直观,可以参考中的图5。分布式RAM仅仅位于SLICEM类型的SLICE中,其中的“M”即表示这种slice支持与存储器相关的函数;而S

4、LICEL中的L表明这种类型的slice仅支持逻辑。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。