Altera彻底改变基于FPGA的浮点DSP.doc

Altera彻底改变基于FPGA的浮点DSP.doc

ID:27519064

大小:25.50 KB

页数:4页

时间:2018-12-04

Altera彻底改变基于FPGA的浮点DSP.doc_第1页
Altera彻底改变基于FPGA的浮点DSP.doc_第2页
Altera彻底改变基于FPGA的浮点DSP.doc_第3页
Altera彻底改变基于FPGA的浮点DSP.doc_第4页
资源描述:

《Altera彻底改变基于FPGA的浮点DSP.doc》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、Altera彻底改变基于FPGA的浮点DSP  2014年4月23号,北京——Altera公司(Nasdaq:ALTR)今天宣布在FPGA浮点DSP性能方面实现了变革。Altera是第一家在FPGA中集成硬核IEEE754兼容浮点运算功能的可编程逻辑公司,前所未有的提高了DSP性能、设计人员的效能和逻辑效率。硬核浮点DSP模块集成在正在发售的Altera20nmArria10FPGA和SoC中,也集成在14nmStratix10FPGA和SoC中。集成硬核浮点DSP模块结合先进的高级工具流程,客户可以使用Altera的FPGA和SoC来满足越来越高的大计算量应用需求,例如

2、高性能计算(HPC)、雷达、科学和医疗成像等。含在Arria10和Stratix10器件中的硬核单精度浮点DSP模块基于Altera创新的精度可调DSP体系结构。传统的方法使用定点乘法器和FPGA逻辑来实现浮点功能,而Altera的硬核浮点DSP与此不同,几乎不使用现有FPGA浮点计算所需要的逻辑资源,从而提高了资源效率。这一革命性的技术支持Altera在Arria10器件中实现1.5TeraFLOP(每秒浮点运算次数)的DSP性能,而在Stratix10器件中DSP性能则高达10TeraFLOP。DSP设计人员可以选择定点或者浮点模式,浮点模块与现有设计后向兼容。Alt

3、era公司软件、IP及DSP市场总监AlexGrbic评论说:“在我们的器件中实现IEEE754兼容浮点DSP模块的确在FPGA上实现了变革。采用硬核浮点功能,AlteraFPGA和SoC的性能和功耗效率比在更多的应用上优于微处理器和GPU。”FPGA的每瓦性能最高FPGA具有精细粒度的密集流水线体系结构,因此非常适合用作高性能计算加速器。器件包含了硬核浮点DSP模块,因此客户可以使用AlteraFPGA来解决大数据分析、石油和天然气行业的地震建模,以及金融仿真等世界上最复杂的HPC问题。在这些以及很多其他大计算量应用中,与DSP、CPU和GPU相比,FPGA的每瓦性能是

4、最高的。节省了数月的开发时间在AlteraFPGA和SoC中集成硬核浮点DSP模块能够缩短近12个月的开发时间。设计人员可以将其DSP设计直接转译成浮点硬件,而不是转换为定点。结果,大幅度缩短了时序收敛和验证时间。Altera还提供多种工具流程,帮助硬件设计人员、基于模型的设计人员以及软件编程人员在器件中轻松实现高性能浮点DSP模块。•DSPBuilder高级模块库提供了基于模型的设计流程,设计人员使用业界标准MathWorksSimulink工具在几分钟内就可以完成系统定义和仿真,直至系统实现。•对于软件编程人员,Altera在FPGA编程中率先使用了OpenCL,并面

5、向FPGA提供基于C语言的通用高级设计流程。Arria10FPGA浮点DSP模块结合使用方便的开发流程,为软件编程人员提供了硬件直接转译方法,帮助他们缩短了开发和验证时间。Arria10FPGA和SoC详细信息基于TSMC20SoC工艺技术,Arria10FPGA和SoC在单个管芯中实现了业界容量最大、性能最好的DSP资源。应用专利冗余技术,Altera开发了含有1百15万逻辑单元(LE)的业界密度最大的20nmFPGA管芯。Arria10器件性能比最快的28nm高端FPGA高出15%,功耗比以前的28nmArria系列低40%。20nmArria10器件是业界唯一具有硬

6、核浮点DSP模块的FPGA,也是在FPGA架构中嵌入了硬核ARM®Cortex®-A9处理器系统的唯一20nmSoC。器件带宽比前一代高4倍,还具有很多其他针对高性能应用进行了优化的特性。Arria10器件特性包括:•芯片至芯片/芯片至模块接口速率高达28.3Gbps的串行收发器•支持17.4Gbps的背板•单个器件中含有96个收发器通道•双核ARMCortex-A9处理器系统•硬核浮点DSP模块•支持下一代存储器,包括业界速率最高的2666MbpsDDR4,支持高速串行存储器的混合立方存储器互操作功能。  供货信息现在可以提供具有硬核浮点DSP模块的Altera20nm

7、Arria10FPGA。将于2014年下半年提供面向Arria10器件中硬核浮点DSP模块的浮点设计流程,包括了演示和基准测试。客户现在可以采用Arria10FPGA开始设计,软件实现浮点,提供设计流程支持后,无缝移植到硬核浮点实现。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。