一位半加器实验报告

一位半加器实验报告

ID:31208837

大小:349.31 KB

页数:5页

时间:2019-01-07

一位半加器实验报告_第1页
一位半加器实验报告_第2页
一位半加器实验报告_第3页
一位半加器实验报告_第4页
一位半加器实验报告_第5页
资源描述:

《一位半加器实验报告》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实验一1位半加器一.实验目的熟悉利用QuartusH的原理图输入方法设计简单组合电路,并掌握其设计方法和软件的应用二.实验原理:1位半加器可以由与、或非等基本门构成,如下图所示。半加器的真值表中两个输入是加数A和B,输出有一个是C,另一个是D。ABCD0000011010101101三.实验内容按半加器的原理图完成输入、编译,然后进行仿真。四、步骤1、项目的新建NewProjectWizard:Directory^Ns匕Top-L

2、(irecloryforthkprotect?[CA£BBWhati$thenameofthi$ccoject?Whatisthenameofthetopleveldesignentityfewthisp(oiect?Thisnameisca$esenskiveandmustexactlymatchtheentitynameinthedesignfileyuaryuanUseExistingProjectSettings…

3、—旦NewProjectWiz

4、n

5、AnyPincount:

6、AnySpeedycade:

7、AnyCo

8、dvancedDevicesAvailabledewco$:EPM7064STC44-5EPM7064STC446EPM7064STC44-7EPM7064STI447EPM7064STC44-10EPM7064STC100-5EPM7064STC100-6EPM7064STC100-7EPM7064ST1100-7EPM7064STCI00-10EPM7128SLC84-6EPM7128SLC847tHM/128SLU84-1UEP)Mm^28SU^10rFPM7i2^nr7inrbA

9、N.xt>[Finish2、半加器的原理图设计倒K/wyy/ywanjwanbd3、编译FlowStatusQuartusIIVersionRevisionTop-1tvelEntityNm«PMilyDevic*Successful-MonNov2612:52:3120125.0Build14804/26/2005SJFullVtrxionyutnyutnyuanyuanMAX7000SEPB7128S1JC84-15QuartusIIFullCo«pilttionwassuccessful(0e

10、rrors,0warnings)4、仿真仿真要设置仿真结束时间,波形编辑器默认的仿真结束时间为WS,根据仿真需要,可以自由设置仿真的结束时间。选择QUARTUSII软件的Edit>EndTimo命令,弹出线路束时间对话框,在Timo框办输入仿真结束时间,点击0K按钮完成设置。5、仿真结果listerIiuIff21.15mjjfoiittr:Muhttml:•1.06mStart:1bi五.实验心得通过本次实验,我进一步熟悉了Quartusiis.0软件的使用,并进一步学习了一些对基本时序电路器件进

11、行描述和仿真,还复习了数字电路中的一些基本知识,相信对于以后本课程的学习及实验会有很大的好处。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。