论文基于verilog hdl语言的dds设计

论文基于verilog hdl语言的dds设计

ID:3156611

大小:1.96 MB

页数:60页

时间:2017-11-20

论文基于verilog hdl语言的dds设计_第1页
论文基于verilog hdl语言的dds设计_第2页
论文基于verilog hdl语言的dds设计_第3页
论文基于verilog hdl语言的dds设计_第4页
论文基于verilog hdl语言的dds设计_第5页
资源描述:

《论文基于verilog hdl语言的dds设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、摘要摘要频率合成技术广泛应用于通信、航空航天、仪器仪表等领域。目前,常用的频率合成技术有直接模拟频率合成,间接频率合成和直接数字频率合成。直接数字频率合成器(DirectDigitalFrequencysynthesizer,简称DDS)是一种全数字化的频率合成器,利用抽样定理作为理论基础,采用一个恒定的输入参考时钟以数据处理的方式产生频率相位可调的输出信号,输出的高频率幅度抽样序列经D/A转换后,可以得出任意无失真的连续波形。DDS系统由相位累加器、波形ROM、D/A转换器和低通滤波器构成。时钟频率给定后,

2、输出信号的频率取决于频率控制字,频率分辨率取决于累加器位数,相位分辨率取决于ROM的地址线位数,幅度量化噪声取决于ROM的数据位字长和D/A转换器位数。与模拟信号发生器相比,DDS产品具有低成本,高性能,功能集成以及小的封装尺寸等一系列优点。伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的设计手段,已经广泛应用于模拟与数字电子电路系统等许多领域。本文使用的VerilogHDL语言已经成为IEEE(国际电子电工标准)的标准语言,提供了数字电路设计从系统级到门级电路设计的完整解决方案。搭配

3、Altera公司对应的两款开发平台,适应所有数字集成电路开发。本文基于以上理论和设计环境,选定CPLD/FPGA数字电路芯片作为物理工具,以VerilogHDL作为设计语言,主要以在单芯片上实现正弦序列、方波序列、三角波序列以及锯齿波函数序列为目的,着重研究DDS技术中对于频率以及幅度的调节方法,并尝试以VerilogHDL语言编写,然后在对应的仿真环境中得到结果。关键词:数字频率合成(DDS),VerilogHDL,FPGA,信号源1ABSTRACTABSTRACTThetechniqueofFrequen

4、cySynthesis,whichcontainsofDirectanalogSynthesis,IndirectSynthesisandDirectDigitalSynthesis,iswidelyusedintheareaofcommunication,AeronauticsandAstronautics,instrumentandsoon.Directdigitalsynthesis(DDS)isatechniqueofusingdigitalsignalstogenerateFrequencysynt

5、hesizer.Basingonsamplingtheorem,DDScanoutputsignalsofanyshapeusingthesamplingpulseasasignalsequence.WiththehelpofD/Aconvector,high-frequencyrangesamplesequencecanbedrawnwithoutanydistortionContinuouswaveform.ADDSsystemconsistsofPhaseAccumulator,SineROMD/ACo

6、nverterandLowPassFilter.Asthereferencedfrequencyisfixed,theoutputfrequency,thephasequantizationnoiseandtheresolutionoffrequencyandphaseareduetofrequencyword,thevalueofROMandthebitsofD/Aconverter,thebitsofaccumulatorandROMrespectively.Comparedwithanalogsynth

7、esizer,Today’sDDSProductshaveadvantageofcost一comPetitive,high一Perofrmance,functionally一integrated,andsmallPackage一sized.Withthedevelopmentofintegratedcircuit(IC)technology,electronicdesignautomation(EDA)hasgraduallybecomeanimportantmeansofthedesign,alsohasb

8、eenwidelyusedinanaloganddigitalelectroniccircuitsystemandmanyotherfields.VerilogHDL,usedinthisarticle,hasbecomethestandardlanguageofInstituteofElectricalandElectronicsEngineers(IEEE),providingcompletes

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。