功耗的分析攻击研究与抗功耗的分析攻击密码芯片设计

功耗的分析攻击研究与抗功耗的分析攻击密码芯片设计

ID:32264867

大小:13.39 MB

页数:111页

时间:2019-02-02

功耗的分析攻击研究与抗功耗的分析攻击密码芯片设计_第1页
功耗的分析攻击研究与抗功耗的分析攻击密码芯片设计_第2页
功耗的分析攻击研究与抗功耗的分析攻击密码芯片设计_第3页
功耗的分析攻击研究与抗功耗的分析攻击密码芯片设计_第4页
功耗的分析攻击研究与抗功耗的分析攻击密码芯片设计_第5页
资源描述:

《功耗的分析攻击研究与抗功耗的分析攻击密码芯片设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、山东大学博士学位论文功耗分析攻击研究及抗功耗分析攻击密码芯片设计摘要密码模块部分是信息安全系统的关键部件,其安全性的高低直接关乎整个信息系统的安全.21世纪以前的大部分时间,对密码模块的攻击主要集中在数学分析上,主要是是以线性攻击和差分攻击为代表的传统密码分析方法,通过利用密码算法的统计特性,通过分析所选择的明密文对来获取密钥.这类攻击一般需要获取和处理巨量的数据,实际中并不总是可行的.于是有人开始分析用另外的思路,对实际工作的密码芯片进行攻击,考虑到密码芯片实际工作中总会释放一些物理信息,比如芯片工作

2、时的电流、电压、电磁信息,以及与这些信息有关的时间信息,通过分析这些外漏的物理信息来对芯片进行攻击,这就是旁道攻击(sideChannelAttack,SCA).从21世纪开始,功耗分析攻击成了一个针对实现的密码芯片进行旁道攻击的主要方法.它主要分为三种:简单功耗分析攻击、差分功耗分析攻击、相关性功耗分析攻击.简单功耗攻击(SimplePowerAnaLlysisAttacl【,SPA)利用加密操作过程中的密钥位与芯片实际功耗之间的关系直接从实际测量的功耗曲线获取密钥信息.差分功耗分析攻击(Di乳ren

3、t瑚PowerAnalysisAttacI【,DPA)是通过对大量明文或密文和功耗曲线的的统计分析来获取密钥信息.相关性功耗分析攻击(CorrelationPowerAnaLlysisAttack,CPA)是通过事先预设一个预测模型,用其进行密码运算,得出预测的功耗信息,然后用实际的芯片进行运算,实际的功耗与预测的功耗进行相关性对比分析,从而推测出芯片的实际工作密钥.功耗分析理论的出现给密码芯片带来了很大的安全性问题,许多文献给出了对实际密码芯片成功进行功耗攻击的实例.本文主要对几种主要的密码算法进行功

4、耗分析研究.研究的目的,一是对密码算法进行研究,找出其实现过程中易受功耗攻击的原因;二是为了芯片设计时增加相应地防御措旌以增强其抵御功耗分析攻击的能力.本文主要有如下贡献和创新点:功耗分析平台设计与实现:为了对抗功耗攻击,密码算法在实现过程中就必须考虑抗功耗攻击的问题,因此需要一个芯片流片前评估其抗功耗分析攻击能力的平台.为此,本文通过将PC应用程序和FPGA硬件相结合设计了一种功耗分析评估平台.基于高性能FPGA设计实现的功耗分析平台,不仅可以实现对单独的密码算法模块进行功耗分析实验,而且还可以对设计

5、的整个芯片进行抗功耗分析能力评估.功耗分析平台的实现不仅为密码算法功耗分析的研究提供了一个实践平台,而且为密码芯山东大学博士学位论文片的抗功耗分析能力提供了评价平台。RSA算法功耗分析研究和抗功耗分析攻击的uSBKEY芯片设计:USBKey里面常用的的公钥算法RSA易受功耗分析攻击的困扰。本文首先针对RSA算法进行了研究,通过分析知道RSA模块易受功耗分析攻击的原因是其算法中模幂运算实现的方式造成的.其模幂运算实现的基本方式是利用平方一乘积算法原理来实现,这种实现方式使得RSA运算时产生的功耗与运算密钥

6、的每一个比特位密切相关,攻击者通过采集其工作时泄露的功耗信息进行分析,从而导致密钥被解析,因此安全性受到很大的威胁.为抵御SPA和DPA的攻击,本文提出了在模幂算法实现方式上增加随机伪操作数和应用随机混合模幂的防御算法.然后利用该算法在FPGA上实现了RSA模块并通过了仿真验证。最后在FPGA上实现了USBKey的全部设计,并围绕该FPGA搭建了功耗分析测试硬件平台,利用该平台进行功耗攻击实验.通过对基于LR模幂算法的DPA攻击和基于固定的混合模幂算法的DPA攻击,本文验证了上述模幂实现方式确实容易被D

7、PA攻击。最后对本文提出的基于增加随机伪操作数和应用随机混合模幂的防御算法进行DPA攻击,攻击结果表明,该防御算法可以有效地防御MESD攻击.AES算法功耗分析研究和抗功耗分析攻击的高速密码协处理器设计:为了设计具有抗功耗分析能力的AES算法模块,首先研究了AES的基本原理以及算法流程,研究了其易受功耗攻击的原因,以及相应的攻击算法.然后提出了增加掩码覆盖的防御方案.完成了抗功耗分析的AES密码模块设计,考虑到安全性和可实现性的平衡,采用了固定几个掩码,随机选择的方案以求达到近似随机掩码的目的.为了加快

8、AES模块的运行速度,采用4级流水线设计,每3个时钟就可以完成一次加解密操作.在高速密码协处理器的设计中,内部运行机制采用并行调度机制,最大化的发挥了AES密码模块的性能.高速密码协处理器的功耗分析实验结果表明,没有掩码保护的设计,难以避免DPA攻击,加了掩码措施后,可以有效地抵御DPA攻击.关键词;功耗分析;RSA算法;AES算法;SPA;DPA;USBKEⅣ;高速密码协处理器.坐查查兰堡主兰竺至奎MethodologiesofP0wer

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。