基于fpga的低峰均比混沌信号产生系统 毕业论文

基于fpga的低峰均比混沌信号产生系统 毕业论文

ID:323739

大小:1.40 MB

页数:32页

时间:2017-07-23

基于fpga的低峰均比混沌信号产生系统  毕业论文_第1页
基于fpga的低峰均比混沌信号产生系统  毕业论文_第2页
基于fpga的低峰均比混沌信号产生系统  毕业论文_第3页
基于fpga的低峰均比混沌信号产生系统  毕业论文_第4页
基于fpga的低峰均比混沌信号产生系统  毕业论文_第5页
资源描述:

《基于fpga的低峰均比混沌信号产生系统 毕业论文》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、编号毕业设计题目基于FPGA的低峰均比混沌信号产生系统学生姓名学号系部信息工程系专业信息工程班级21080211指导教师二〇一二年六月-32-基于FPGA的低峰均比混沌信号产生系统的研究摘要本文利用FPGA技术实现了低峰均比混沌信号产生系统。峰均比是无线发射信号的重要指标。峰均比越高,则信号的动态范围越大,系统对数模/模数转换器精度的要求也越高,这将导致设备成本增加;从功率转化的角度考虑,峰均比高的射频信号通过功率放大器等非线性设备时,会引入一些失真。本毕设有正弦函数映射构造低峰均比混沌信号产生系统,通过MATLAB对正弦

2、函数映射产生的调频信号进行时域和频域的分析,验证了产生波形的低峰均比。本毕设以基于FPGA的电路实现了低峰均比信号产生系统,实验结果与仿真结果一致。关键词:FPGA、混沌信号、峰均比-32-FPGA-basedchaoticsignaloflowPAPRsystemAbstractInthispapertheuseofFPGAtechnologytoachievethechaoticsignalgenerationsystemforlowPAPR.Peaktoaverageratioisanimportantindicat

3、orofthewirelesstransmittersignal.Peaktoaverageratio,thehigherthegreaterthesignaldynamicrange,logarithmicA/Dconverteraccuracyisalsohigher,whichwillleadtoanincreaseinequipmentcosts;fromthepointofviewofpowerconversion,highpeaktoaverageratioofRFnonlineardevicessuchasp

4、oweramplifiers,thesignalwillintroducesomedistortion.BihasasinefunctionmappingconstructlowPAPRchaoticsignalgenerationsystem,thesinefunctionmappinggeneratedbyMATLABFMsignalintimedomainandfrequencydomainanalysistoverifythelow-PAPRwaveformgenerated.ThisCompletesetofFP

5、GA-basedcircuittoachievelowPAPRsignalsystemsexperimentalresultsandsimulationresults.KeyWords:FPGA、chaoticsignal、PAPR-32-目录摘要1第一章绪论41.1FPGA的概况41.2混沌现象的概况41.2.1混沌现象的定义41.2.2混沌现象的应用背景51.2.3混沌现象的作用51.2.4混沌现象的特征61.2.5混沌现象的检测方法61.3峰均功率比的简介71.3.1引言71.3.2峰均功率比的定义82.1FPGA的

6、工作原理102.2FPGA的电源102.2.1FPGA的电源类型102.2.2FPGA的特殊电源要求112.3FPGA的配电结构112.4FPGA的芯片结构122.5FPGA的配置模式13第三章低峰均比混沌系统153.1低峰均比混沌系统的提出与分析153.2线性低峰均比混沌系统163.3ΔT时变的低峰均比混沌系统183.3.1时标正弦动力方程183.3.2复杂时标193.3.3动力学行为分布与平衡点稳定性20第四章低峰均比混沌系统的硬件实现214.1FPGA开发214.2软件平台介绍214.3硬件平台介绍22-4.4硬件实

7、现244.4.1系统实现方案244.4.2ΔT固定的低峰均比混沌系统实现25第五章技术展望29参考文献30致谢31-32-第一章绪论1.1FPGA的概况FPGA-(Field-ProgrammableGateArray),即现场可编程门列阵。它是在PAL,GAL,CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路领域中的一种半定制电路而出现的,既解决了定制电路的不足又克服了原有可编程器件门电路数有限的缺点。目前以硬件描述语言(Verilog或VHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至

8、FPGA上进行测试,是现代IC设计验证的技术主流。这些可编辑元件可以被用来实现一些基本的逻辑门电路(比如AND,OR,XOR,NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里面也包含记忆元件例如触发器(Flip-flop)或者其他更加完整的记忆块。系统设

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。