s波段dds激励pll宽带频率合成器的研究

s波段dds激励pll宽带频率合成器的研究

ID:32509057

大小:5.44 MB

页数:62页

时间:2019-02-09

s波段dds激励pll宽带频率合成器的研究_第1页
s波段dds激励pll宽带频率合成器的研究_第2页
s波段dds激励pll宽带频率合成器的研究_第3页
s波段dds激励pll宽带频率合成器的研究_第4页
s波段dds激励pll宽带频率合成器的研究_第5页
资源描述:

《s波段dds激励pll宽带频率合成器的研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、S波段DDS激励PLL宽带频率合成器的研究摘要从二十世纪开始,世界步入了信息化飞速发展的阶段,无线通信技术得到快速发展,在中继通讯、卫星通讯、雷达、电子对抗及制导武器中都有着广泛的应用。随着无线通信系统在民用和军用上地位的提高,现代无线通信电子系统对频率源的精度、频率分辨率、转换时间和频谱纯度等指标提出了越来越高的要求。本课题基于DDS激励PLL的组合结构设计一款S波段宽频带低相噪低杂散的频率合成器。本文首先讲述了频率合成技术的概念,回顾了频率合成技术的发展历程,介绍了在频率合成技术上,国内外的发展现状

2、。然后介绍了DDS与PLL的概念、结构、工作原理等,分析了相位噪声和杂散的主要来源。接着依据课题指标要求,确定设计方案和几个核心芯片,分析方案可行性,并详细讲述了倍频链电路,DDS电路及锁相环电路的设计方法,以及PCB制板的规则和电磁兼容性设计。最后对频率合成器的几个主要性能指标的进行了测试。本课题的设计难点在于输出频带宽,相位噪声和杂散指标要求高,并且对系统的工作温度和尺寸大小也有一定要求。采用以下几种方法解决这些难点:1、采用DDS激励PLL的电路组合结构,降低杂散。2、采用封装好的二极管对实现五倍

3、频,简化电路,缩小整体电路的面积。3、DDS芯片采用高性能的AD9912,有利于提高信号的频谱纯度。4、采用单片机双控DDS和PLL的形式,可有效的增加输出频率的带宽。最终的测试结果显示,在2300MHz~2960MHz的频率范围内,频率步进为1MHz,相位噪声优于一95dBc/Hz@lKHz,一102dBc/Hz@lOKHz,杂散优于.60dBc,跳频时间小于20“s,达到了课题性能指标的要求。关键词:频率合成,DDS,PLL,相位噪声,杂散ResearchonS.bandDDS.drivenPLLw

4、idebandtreqUenCeSyntneSlZern1●ABSTRACTTheinformationtechnologyhaswitnessedarapiddeVelopmentsincethetwentiethcentury.WirelesscommunicationtechnologyhasbeendeVelopingr印idly,andithasawiderangeofapplicationsintherelaycommunications,satellitecommunications,ra

5、dar,electronicwarfareandguidedweapons.Withthestatusofthewirelesscommunicationsystemimprovedinthecivilandmilitaryapplications,frequencysourcearerequiredtohaVehigherresolution,fasterfrequencyswitchingspeedandlowerandcleanerspectralpurity.ThistaskistoachieV

6、eanS—bandwidebandfrequencysynthesizerwithlowphasenoiseandlowspurious.ThisthesisfirstlydescribedtheconceptandreviewedthedevelopedcourseofthefrequencysynthesizertechnologyandintroducedthecurrentdeVelopmentofthefrequencysynthesizertechnologyathomeandabroad.

7、Thenitintroducedtheconcept,structureandoperatingprincipleofDDSandPLL,meanwhileanalysedthemainsourceofphasenoiseandspurious.Andthenaccordingtorequirementsofthesubject,wedeterminedthedesignplanandseVeralcorechips,demonstratedfeasibility,anddescribedindetai

8、lthedesignprocessofthemultiplierchaincircuit,theDDScircuitandPLLcircuit.PCBrulesandelectromagneticcompatib订itydesignwereintroduced,too.Finally,themainperfbmanceindicatorsofthefrequencysynthesizerweremeasured.Thedesigndifnc

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。