xxx芯片每日调试记录模板

xxx芯片每日调试记录模板

ID:32867001

大小:88.50 KB

页数:4页

时间:2019-02-16

xxx芯片每日调试记录模板_第1页
xxx芯片每日调试记录模板_第2页
xxx芯片每日调试记录模板_第3页
xxx芯片每日调试记录模板_第4页
资源描述:

《xxx芯片每日调试记录模板》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、项目名称XXX芯片每日调试记录项目名称XXX芯片每日调试记录文件编号xxxx版本1.0北京星河亮点通信软件有限责任公司-4-项目名称XXX芯片每日调试记录版本记录:版本日期修改者修订内容1.02010-8-24安丰军创建此文件北京星河亮点通信软件有限责任公司-4-项目名称XXX芯片每日调试记录2010年8月23日上午9:00-9:45,搭建测试环境:SP5203数字板编号为1,SP5161V3.2通路板编号为2,SP5162V2.5时钟编号为3;软件环境版本为111,FPGA版本为222;调测步骤1:下载配置测试。调测结果1:使用ISE的iMPACT组件下载配置文件,文件下载过程中无错误,下

2、载完成后D3指示灯一直闪烁。调测步骤2:上位机对SP5161V3.2通路板控制;调测结果2:SP5161V3.2通路板对上位机操作没有反应;问题描述:上位机对SP5161V3.2通路板的控制通过50路1.27间距排线进行,访问寄存器地址是xxx;无论写入任何数据读出的数都是全1;发现问题编号:问题1。问题编号:1原因分析1-1:SP5161V3.2通路板的CPLD没有下载正确版本的配置文件。方法验证1-1:使用最新的CPLD下载配置文件重新配置;下载成功,SP5161V3.2通路板控制问题依旧。原因分析1-2:50路1.27间距排线连通性有问题。解决方法1-2:更换50路排线。方法验证1-2

3、:卸装50路排线时发现安装有错位,双排针只插了单排针。重新安装50路排线,SP5161V3.2通路板可控,问题解决。问题1解决。心得体会:需要及时检查硬件的连通性。调测步骤3:上位机对Flash的访问;调测结果3:Flash对上位机操作没有反应;问题描述:flash的flash_ryby信号一直为高,这样的话就不能正确读数据发现问题编号:问题2。问题编号:2原因分析2-1:芯片焊接是否存在问题;方法验证2-1:目检发现Flash芯片没有焊接;生产部将Flash芯片悍上后,北京星河亮点通信软件有限责任公司-4-项目名称XXX芯片每日调试记录flash的flash_ryby信号正常;但最后一个S

4、ector(地址为0xF000~0xFFFF)无法擦除;12010年8月24日问题编号:2原因分析2-2:以前的Flash芯片可正常访问;本批Flash芯片购于中发,怀疑芯片本身有问题;方法验证2-2:更换之前一批的Flash芯片,整个地址空间可正确访问。问题2解决。心得体会:物料需要购买于正规途径。调测步骤1:上位机对SP5162V2.5时钟板控制。调测结果1:可正确读写相关寄存器。北京星河亮点通信软件有限责任公司-4-

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。