基于线性调频信号的脉冲压缩处理

基于线性调频信号的脉冲压缩处理

ID:33479023

大小:1.51 MB

页数:12页

时间:2019-02-26

基于线性调频信号的脉冲压缩处理_第1页
基于线性调频信号的脉冲压缩处理_第2页
基于线性调频信号的脉冲压缩处理_第3页
基于线性调频信号的脉冲压缩处理_第4页
基于线性调频信号的脉冲压缩处理_第5页
资源描述:

《基于线性调频信号的脉冲压缩处理》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、基于线性调频信号的脉冲压缩处理电子工程与光电技术学院李彧晟1实验目的了解FPGA硬件系统基本构架熟悉FPGA软件开发基本流程掌握FPGA软件开发、调试、验证方法掌握FPGA硬件调试、验证方法锻炼发现、分析、解决问题能力理解FPGA特点2硬件架构FPGA主板ADC/DAC子板模拟输入ADCUSB下载FPGAPC线模拟输出DACUSBUSB时钟ARM3.0管理2软件环境ISECoreGenerate提供了一系列特定设计输入架构、特定领域(嵌入式、连接功能和DSP)和特定市场(汽车、消费类、行为仿真军用/航空航天、通信、广播等)专用IP核。利用这些IP模块可以节省设设计综合计时间。高度优化的IP使

2、设计者能够集中精力迅速构建系统设计。功能仿真ISim提供了集成到ISE内的、特性齐全的HDL仿真器。ChipScope工具可在设计中直接插设计实现静态时序仿真入逻辑分析器、系统分析器以及虚拟I/O小型软件内核,从而使您能够查时序仿真看任意的内部信号或节点,包括嵌入式软硬处理器。系统以工作速度捕获芯片编程电路验证信号,并通过编程接口输出,从而可大幅减少设计方案的引脚数。捕获到的信号随即通过分析工具进行显示和分析。3算法描述ADCFPGADAC?(?)=??(2??0???+??(???)2)输入:线性调频脉冲信号f:20GHzcf0:15MHz中频正交匹配求模fs:20MHz采样变换滤波输出B

3、:4MHzT:16usT:500usprfADC采样范例程序:200MHz采样基于FPGA的ADS4249的实现.pdfad4294_hpc系统要求:20MHz采样验证:信号源输出合USB3.0适频率的正弦波至my2.exeLMK04808ADC,运行FPGA程序后,在ChipScope中查PCFPGA板卡看采样波形。ClockDesignTool基于多相滤波的数字正交变换n(-1)x(n)xI(n)↓2hI4?0??=Z-12?+1xQ(n)↓2hQk(-1)验证:信号源输出合适频率的正弦波至ADC,运行FPGA程序后,在ChipScope中查看正交的两路信号波形。匹配滤波?=?∗ℎ=??

4、+???∗ℎ?+?ℎ?xyIIhI-yQhQxQhIhQFIR滤波器设计利用XilinxLogiCOREIPFIRCompiler设计高效的FIR滤波器。FIRCompile支持常规FIR,半带FIR滤波器,Hilbert变换,内插FIR滤波器,多相抽取滤波器,多相内插滤波器,半带抽取滤波器,半带内插滤波器。具体设计步骤参见“LogiCOREIPFIRCompilerProductGuide”。有效字长14bit?bit?bit16bit中频正交匹配求模DAC采样变换滤波输出输出?bit?bit?bit?bit根据数值的动态范围确定有效字长4实验步骤ADC测试基于FPGA的ADS4249的实

5、现.pdf“ad4294_hpc”修改采样频率至20MHz中频采样修改ad4294_hpc程序,添加抽正交变换取,取反,滤波等实现算法调用IPcore,测试FIR滤波功能。在正交变换基础上添加4个匹配滤波FIR滤波器。添加平方,加法功能。根据数据有效位数,截取合适字长输求模输出出。5实验要求自上而下设计,仔细划分模块,充分验证从已知正确的地方,开始新的设计细致思考比对合理设计验证方法多角度多层次交流寻找答案实验总结报告(体现实验目的,实验过程,实验数据)

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。