数电实验:计数器电路

数电实验:计数器电路

ID:33506398

大小:254.00 KB

页数:5页

时间:2019-02-26

数电实验:计数器电路_第1页
数电实验:计数器电路_第2页
数电实验:计数器电路_第3页
数电实验:计数器电路_第4页
数电实验:计数器电路_第5页
资源描述:

《数电实验:计数器电路》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、实验6计数器实验电路1实验目的1.1掌握计数器的工作原理及特性1.2采用触发器及集成计数器构成任意进制计数器2实验仪器与元器件2.1实验仪器数字电路实验箱、数字万用表、示波器2.2芯片74LS00/74ls0474LS4874LS161共阴数码管电位器电阻等其它元件若干3预习要求3.1预习计数器相关内容。3.2作出预习报告。4实验原理计数器是用来实现计数功能的时序部件,它能够计脉冲数,还可以实现定时、分频、产生节拍脉冲和脉冲序列等。计数器的种类很多,按时钟脉冲输入方式的不同,可以分为同步计数器和异步计数器。按进位体制不同,可以分二进制和非二进制计数器。按计

2、数的增减趋势,可分加法或减法计数器等。目前,无论是TTL还是CMOC集成电路,都有品种齐全的中规模集成计数电路。作为使用者可以借助器件手册提供的功能表和工作波形以及引脚分布图,就能正确地使用这些器件。4.1异步计数器异步计数器是指计数脉冲不是直接加到所有触发器的时钟脉冲端。这样,当一个计数脉冲作用后,计数器中某些触发器的状态发生变化,而其它触发器保持原来状态,即计数器中各触发器状态的更新与输入时钟脉冲异步。在设计模为整数N的异步计数器时,如果,则为二进制计数器,例如设计一个4位二进制计数器,,K=4,用4个触发器级联即可。如果N不等于2的整次幂,则是非二进

3、制计数器,这时,可将N写N=其中为奇数,这样由模为和模为的两个计算器级联而成,其中模为的计数器通常用反馈的方法构成.例如设计一个异步十进制计数器,可令=,=5,就是用一个模2计数器和一个模5计数器级联.图7.1所示集成触发器74LS74构成的异步十六进制四位加法计数器.SDRDQ0Q1Q2Q3图7.1四位二进制异步加法计数器联接特点是将各个触发器的与该触发器的D输入端连接,就把每个D触发器接成触发器,再由低位触发器的端和高一位的CP端相连接而成。4.2同步计数器为了提高计数的速度,可采用同步计数器,所谓同步就是计数脉冲同时连接在各位触发器的时钟脉冲输入端,

4、当计数脉冲来到时,应该翻转的触发器在同一时刻翻转。因此,同步计数器的工作速度比异步计数器快。同步计数器的设计可按“状态表+卡诺图+写出各触发器控制输入端的逻辑方程”,进行,然后画出逻辑电路。也可以根据状态表中各触发器输出的变化规律,直接写出各触发器控制输入端的逻辑方程,最后画出逻辑电路图。例如设计一个同步十进制加法计数器,其状态转换表如表7.1所示。采用双JK触发器74LS76,通过分析状态转换表,可得到各触发器控制输入端的逻辑方程如下。表6.1十进制加法计数器状态转换表计数脉冲数二进制数1000000010200010010130010001124001

5、10100350100010146010101105701100111680111100079100010018100100009(1)第一位触发器,每来一个时钟脉冲CP,其状态翻转一次,则。(2)第二位触发器,在时,来一个时钟脉冲CP,其状态翻转一次,而在时不翻转,故,。(3)第三位触发器,在时钟脉冲CP其状态就翻转,故。图7.2同步十进制加法计数器(4)第四位触发器,在时,再来一个钟脉冲CP其状态就翻转,并在第十个CP触发后,应由1翻转为0,故,。由此画出的逻辑电路如图7.2所示。4.3集成计数器实际工作中,人们很少使用中、小规模触发器构成各种计数器,

6、而是直接选用集成电路计数器产品。集成计数器的类型很多,例如有:LS/HC系列和CMOS序列的2×5进制异步计数器74LS90、74LS390(双2×5),2×6进制异步计数器74LS92,可预置同步4位二进制计数器74LS161/C40161,可预置双时钟同步可逆BCD计数器74LS192/C40192等。下面介绍集成计数器74LS161。(1)集成计数器74LS16174LS161是4位二进制同步加计数器。图7.3是它的引脚分布图,其中RD是异步清零端,LD是预置数控制端,A、B、C、D是预置数据输入端,EP和ET是计数使能(控制)端,RCO()是进位输

7、出端,它的设置为多片集成计数器的级联提供了方便。它的逻辑功能见表6.2表6.274LS161的功能表清零RD预置LD使能EPET时钟预置数据输入ABCD输出QAQBQCQDL××××××××LLLLHL××ABCDABCDHHL××××××保持HH×L×××××保持HHHH××××计数图7.3集成计数器74161引脚图VccRCOQAQBQCQDETLD74LS74RDCPABCDEPGND1234567816151413121110974LS161根据表7.2可知,74LS161具有下列功能.①异步清零当RD=0时,不管其它输入端的状态如何(包括时钟信号

8、CP),计数器输出将被直接置零,称为异步清零。②同步并行预置数当R

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。