基于台multisim11平的n进制计数器设计与仿真

基于台multisim11平的n进制计数器设计与仿真

ID:33549958

大小:183.50 KB

页数:6页

时间:2019-02-27

基于台multisim11平的n进制计数器设计与仿真_第1页
基于台multisim11平的n进制计数器设计与仿真_第2页
基于台multisim11平的n进制计数器设计与仿真_第3页
基于台multisim11平的n进制计数器设计与仿真_第4页
基于台multisim11平的n进制计数器设计与仿真_第5页
资源描述:

《基于台multisim11平的n进制计数器设计与仿真》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、基于multisim11平台的N进制计数器设计与仿真【电源网】计数器是记忆时钟脉冲个数的数字电路,作为一种最典型的时序逻辑电路,在各类数字系统中有着广泛的应用。计数器的设计方法主要有两种,1)以时钟触发器为核心加上必要的门电路进行设计;2)利用集成计数器构建,这种方法从设计原理到硬件实现都相对简单,因而较为常用。基于集成计数器的N进制计数器设计方法有归零法和置数法。文中以最常用的4位二进制(十六进制)同步加法计数器74LS161及十进制同步加法计数器74LS160为核心,以三十六进制为例,介绍了归零法设

2、计N进制计数器的方法,并用Multisim10软件进行仿真。Multisim10软件由美国国家仪器(NationalInstruments,NI)公司于2007年推出,该软件具有以下特点:1)直观的图形界面;2)庞大的元器件库;3)丰富的测试仪器;4)完备的分析工具;5)强大的仿真能力;广泛应用于电子电路的教学、设计和科研中。1归零法设计原理1.1集成计数器功能描述集成计数器由芯片厂家生产后,其功能已固化在集成芯片中,其功能常用状态表描述。表1是4位二进制同步加法计数器74LS161的状态表,表中是异步

3、清零控制端,低电平有效;是同步置数控制端,低电平有效;ENP和ENT是计数器工作状态控制端,高电平计数;CLK是计数脉冲输入端;D、C、B、A是并行数据输入端;QD、QC、QB、QA是计数器状态输出端;“×”表示任意状态,“↑”表示时钟脉冲上升沿。.十进制同步加法计数器74LS160的状态表与74LS161类似,区别在于计数状态是按十进制(8421BCD码表示)规律变化。1.2归零法设计原理设现有M进制集成计数器,设计N进制计数器。若M>N,从全零初始状态S0开始计数,第1个时钟到来时,计数状态为S1,

4、第N-1时钟到来时,计数状态为SN-1,第N时钟到来时,利用集成计数器的清零端或是置数端,使计数状态返回全零初始状态S0,原M进制集成计数器中的SN~SM-1这M-N个状态被跳过。若集成计数器的清零端为异步控制方式,具体设计与仿真步骤为:1)确定最大计数状态SN(过渡状态),并写出SN的二进制代码:2)根据状态SN的非完全译码,求归零逻辑,即清零端控制信号的逻辑表达式;3)在仿真平台Multisim中选择器件,根据归零逻辑创建仿真电路;4)选择时钟信号源输入,示波器或数码管等作为测量或显示仪器,运行仿真

5、电路,观测结果。如图1所示电路是基于集成4位二进制同步加法计数器74LS161,用归零法设计的七进制加法计数器的仿真电路。由于74LS161的清零端为异步控制方式,则最大计数状态SN=S7=0111;由此求出归零逻辑,仿真中用时钟电压源V1接入计数脉冲输入端CLK,用带译码的十六进制数码管U3作状态输出的显示器。运行仿真电路,在时钟控制下,数码管U3循环显示0,1,2,3,4,5,6,0,…,共7种输出状态,结果表明图1电路用7415161实现了七进制加法计数功能。用归零法设计N进制计数器要注意以下两点

6、:1)当集成计数器的清零端为同步控制方式,则不会出现过渡状态SN,此时最大计数状态应为SN-1,相应归零逻辑也由SN-1求得。2)若M

7、再用归零法设计如下:1)写出SN的二进制代码:SN=S36=100100;2)求出归零逻辑: 3)在仿真平台Multisim中选择2个74LS161,1个74LS00,2个5V电源和地,根据归零逻辑创建仿真电路;4)时钟电压源V1接入计数脉冲输入端CLK,用带译码的十六进制数码管U4和U5作状态输出的显示器,完整的三十六进制计数器仿真电路如图2所示。 运行仿真电路,在时钟控制下,数码管U5和U4以2位十六进制数方式循环显示00,01,02,…,09,0A,0B,…,0F,10,11,…,23,00,…,

8、共36种输出状态,本质上是8个计数输出端Q2D~Q2AQ1D~Q1A对应二进制代码以00000000,00000001,…,00100011,00000000,…。循环变化,共36种输出状态。因此,图2电路用74LS161实现了三十六进制加法计数功能。2.2基于74LS160的三十六进制加法计数器的设计与仿真74LS160为十进制计数器,其计数状态QDQCQBQA以8421BCD码的方式输出,最大状态为1001。设计三十六进制计数器需要2个

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。