组合逻辑电路数据选择器(六)

组合逻辑电路数据选择器(六)

ID:33636955

大小:717.51 KB

页数:24页

时间:2018-05-23

组合逻辑电路数据选择器(六)_第1页
组合逻辑电路数据选择器(六)_第2页
组合逻辑电路数据选择器(六)_第3页
组合逻辑电路数据选择器(六)_第4页
组合逻辑电路数据选择器(六)_第5页
资源描述:

《组合逻辑电路数据选择器(六)》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、3.2中规模组合逻辑电路结束放映3.2.1加法器3.2.2数值比较器3.2.3编码器3.2.4译码器3.2.5数据选择器3.2.6数据分配器数据选择器数据选择器又称多路选择器,有时需要将夺路数据中任一路信号挑选出来,完成这种功能的逻辑电路称为数据选择器。在多路数据传送过程中,能够根据需要将其中任意一路挑选出来的电路,叫做数据选择器,也称为多路选择器,其作用相当于多路开关。常见的数据选择器有四选一、八选一、十六选一电路。右下图是4选1数据选择器的符号,其中D0~D3是数据输入端,也称为数据通道;A1、A0是地址输入端,或称选择输入端;Y是输出端;E是使能

2、端,低电平有效。当E=1时,输出Y=0,即无效,当E=0时,在地址输入A1、A0的控制下,从D0~D3中选择一路输出,其功能表见如下。1.4选1MUX4选1MUXEA1A0Y10000××000110110D0D1D2D34选1MUX功能表当E=0时,4选1MUX的逻辑功能还可以用以下表达式表示:式中,mi是地址变量A1、A0所对应的最小项,称地址最小项。4选1MUX2八选一数据选择器74LS151三个地址输入端A2、A1、A0,八个数据输入端D0~D7,两个互补输出的数据输出端Y和Y,一个控制输入端S。74LS151的逻辑符号74LS151的功能表禁止

3、状态工作状态3应用举例1.功能扩展用两片八选一数据选择器74LS151,可以构成十六选一数据选择器。试回忆用两片3-8线译码器74LS138实现4-16线译码器的方法。利用使能端(控制端)。返回用74LS151构成十六选一数据选择器扩展位接控制端A3=1时,片Ⅰ禁止,片Ⅱ工作A3=0时,片Ⅰ工作,片Ⅱ禁止输出需适当处理(该例接或门)集成数据选择器双4选1:74LS1538选1:74LS151数据分配器又称多路分配器(DEMUX),其功能与数据选择器相反,它可以将一路输入数据按n位地址分送到2n个数据输出端上。D为数据输入,A1、A0为地址输入,Y0~Y3

4、为数据输出,E为使能端。数据分配器根据输出的个数,数据分配器可分为四路分配器、八路分配器等。1、1路-4路数据分配器由地址码决定将输入数据D送给哪1路输出。真值表逻辑表达式地址变量输入数据逻辑图由74LS138构成的1路-8路数据分配器数据输入端G1=1G2A=0地址输入端1—4DEMUX功能表EA1A0Y0Y1Y2Y31××0000010100111111D1111D1111D1111D数据分配器DEA1A0Y0Y1Y2Y3常用的DEMUX有1—4DEMUX,1—8DEMUX,1—16DEMUX等。多通道数据分时传送奇输出偶输出1接收门D0D7D0D7

5、奇输出偶输出当D7~D0中有偶数个1,如00001111奇校验输出:片1传送000011111共9位片1奇校验位产生器片2奇校验检验电路接收无错:接收门开启,数据继续传送。接收有错:接收到00000111奇数个10000111111010接收门关闭,停止数据传输。3、奇偶校验的数据传送型号名称主要功能74LS14710线-4线优先编码器74LS1488线-3线优先编码器74LS1498线-8线优先编码器74LS424线-10线译码器BCD输入74LS1544线-16线译码器74LS46七段显示译码器BCD输入、开路输出74LS47七段显示译码器BCD输入

6、、开路输出74LS48七段显示译码器BCD输入、带上拉电阻74LS49七段显示译码器BCD输入、OC输出74LS15016选1数据选择器反码输出74LS1518选1数据选择器原、反码输出74LS153双4选1数据选择器74LS2518选1数据选择器原、反码输出,三态74LS854位数值比较器74LS8668位数值比较器型号名称主要功能CC4014710线-4线优先编码器BCD输出CC45328线-3线优先编码器CC4555双2线-4线译码器CC45144线-16线译码器有地址锁存CC4511七段显示译码器锁存输出、BCD输入CC4055七段显示译码器BC

7、D输入、驱动液晶显示器CC4056七段显示译码器BCD输入、有选通、锁存CC4519四2选1数据选择器CC45128路数据选择器CC40634位数值比较器CC4014710线-4线优先编码器BCD输出返回本章小结1.组合逻辑电路的特点是,电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关。组合电路就是由门电路组合而成,电路中没有记忆单元,没有反馈通路。2.组合逻辑电路的分析步骤为:写出各输出端的逻辑表达式→化简和变换逻辑表达式→列出真值表→确定功能。3.组合逻辑电路的设计步骤为:根据设计求列出真值表→写出逻辑表达式(或填写卡诺图)

8、→逻辑化简和变换→画出逻辑图4.常用的中规模组合逻辑器件包括编码器、译码器、数据

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。