pci目标接口芯片的设计

pci目标接口芯片的设计

ID:33654878

大小:2.75 MB

页数:74页

时间:2019-02-28

pci目标接口芯片的设计_第1页
pci目标接口芯片的设计_第2页
pci目标接口芯片的设计_第3页
pci目标接口芯片的设计_第4页
pci目标接口芯片的设计_第5页
资源描述:

《pci目标接口芯片的设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、上海大学工程硕士学位论文原创性声明本人声明:所呈交的论文是本人在导师指导下进行的研究工作。除了文中特别加以标注和致谢的地方外,论文中不包含其他人己发表或撰写过的研究成果。参与同一工作的其他同志对本研究所做的任何贡献均己在论文中作了明确的说明并表示了谢意。签名:衄日期.至QQz生鱼旦本论文使用授权说明本人完全了解上海大学有关保留、使用学位论文的规定,即:学校有权保留论文及送交论文复印件,允许论文被查阅和借阅;学校可以公布论文的全部或部分内容。(保密的论文在解密后应遵守此规定)签名:j鱼鸳导师签名:蜩箪日期:翌z:!!:2上海大学工程硕士学位论文摘要PCI接口芯片将PCI总线和外围设备的

2、数据和控制信号隔离、缓存和传输,从而实现了系统用户和PCI总线的通讯,是PCI总线和系统用户之间的“桥梁”。通用的PCI目标接口芯片,即从PCI接口芯片,实现了l,O读写、内存读写、配置空间读写等基本功能,同时实现了配置空间,使计算机能够对PCI设备进行识别、配置,同时还实现了奇偶校验等辅助功能。通过PCI目标接口芯片,基于PCI总线的系统设计者可以方便地利用该芯片提供的数据和控制端口,实现完整的PCI功能,从而避免了与繁琐的PCI总线时序和规范打交道。本文讨论了一个较为完整的PCI目标接口芯片的设计。对PCI总线信号进行处理,设计了内、外两个状态机,分别实现系统用户时序和PCI总线

3、时序,并通过控制信号实现两个状态机的通信;设计了读、写两用缓存器,实现了PCI突发读写;设计了译码功能块,实现了对6种基本的PCI命令的译码;设计了存储器空间形式的寄存器组,实现了可读写的PCI配置寄存器空间;设计了奇偶校验模块;针对上述模块编写了测试平台,并在Modelsim仿真器中进行了仿真。从PCI接口芯片被设计成IPcore的形式,可以被任何基于PCI局部总线的系统复用,从而构成新的单芯片解决方案。PCI接口芯片的设计为基于PCI局部总线的系统设计者提供了简便的使用PCI总线的途径。关键词:PCI,总线,接口,ASIC上海大学工程硕士学位论文AbstractPCIinterf

4、acechipisakindofbridgesthatconnectsthePCIbusanduserthatmakesdataandcontrolsignalstransferred,bufferedandinsulatedthroughit.UsethistargetPCIinterfacechip,severalbasicoperationssuchasI/Oreadandwrite,memoriesreadandwriteandconfigurationspacereadandwritecanbeachieved.Atthesametime,aspecialconfigura

5、tionspaceisdesignedtomakethePCIdevicecanbeidentifiedbyPCsystemthatthePlug&Playcanbeachieved.However,systemdesignemcaneasilyusethischipthroughseveraldataandcontrolpOrtsandneednotconcernaboutthecomplicatedPCIprotoc01.ThegoalofthisprojectistodesignaPCItargetinterfacechipanditincludingfollowingwork

6、sandresults:DisposalofPCIbussignals;TwostatemachinescalledinnerstatemachineandouterstatemachinethatmaketheusertimingandPCItimingaredesigned;Aread/writebufferisdesignedtomakethebursttransactioncometrue;Thedecodefunctionblockisdesignedtodecode6basicPCIcommands;Amemoryformregistergroupisdesignedto

7、maketheconfigurationspacethatcanbereadandwriteboth;PARverificationfunctionblockisdesigned;Testbenchedareprogrammedtotestfunctionblocksabove;ThePCIIPcorecanbereusedinanysystembasedonPCIbusthatmakesuptheSOC;thedesignofslavePCIinterf

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。