wcdma终端测试仪中低功耗、低杂散频率合成器的研究与设计

wcdma终端测试仪中低功耗、低杂散频率合成器的研究与设计

ID:33681322

大小:1.95 MB

页数:60页

时间:2019-02-28

wcdma终端测试仪中低功耗、低杂散频率合成器的研究与设计_第1页
wcdma终端测试仪中低功耗、低杂散频率合成器的研究与设计_第2页
wcdma终端测试仪中低功耗、低杂散频率合成器的研究与设计_第3页
wcdma终端测试仪中低功耗、低杂散频率合成器的研究与设计_第4页
wcdma终端测试仪中低功耗、低杂散频率合成器的研究与设计_第5页
资源描述:

《wcdma终端测试仪中低功耗、低杂散频率合成器的研究与设计》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、中文摘要WCDMA终端测试仪主要用来测试WCDMA终端在各种状态下的性能指标,可广泛应用于WCDMA终端的设计、研发、生产及维修等领域。我国的WcDMA手机的市场份额在全球3G终端市场中处于绝对强势,但相应的终端测试仪国内还没有完全实现自主研发。本文所设计的频率合成器就是WCDMA终端测试仪射频模块的核心部分。本文首先阐述了锁相频率合成技术的基础理论及解决小数分频杂散问题的∑一△调制技术,设计了一款具有低功耗、低杂散的适于WCDMA终端测试仪的频率合成系统。在设计过程中,提出以CX74038芯片为核心的频率合成系统的设计方案,采用双锁相环结构外部配以分频器、混频器的设计实现

2、4路信号的输出。为降低系统的功耗,优化设计了整体电路结构,并重点设计了使工作于3.3V低电压下的IU.VCO和IF.VCO,实现了频率合成系统工作在3.3V低电压下;为降低系统的杂散,设计中采用了∑一△调制技术,克服了传统方法电路复杂、调试困难等不足之处。此外,本文根据指标设定片内控制分频模块参数,设计了环路滤波器和分频器、混频器各部分电路,并通过ADS仿真软件完成从部分到整体的频率合成器的系统调试。仿真结果证明,本文所设计的这种应用于wCDMA终端综合测试仪的频率合成器,实现了低功耗、低杂散、低相位噪声、高速变频等良好性能,达到了设计要求。由于WCDMA终端测试仪具有模拟

3、基站的作用,所以本文设计的低功耗频率合成器也可以用于WCDMA基站设计中,对于基站设备而言,低功耗则具有更大的现实意义。此外,本设计对其他通信系统的本振源设计及芯片CX74038的应用同样具有借鉴意义。关键词:锁相环低功耗z一△调制cx74038芯片ABSTRACTWCDMAterminaItesteriSusedt0measureWCDMAteminalequipment,ssomeiITlportantpar锄eters.nc狮bewidelyused.nWCDMAteminaldesign.deVelopment,production,cenificationandm

4、aintenanceandotherfields.Intheglobal3GtemlinalmarI(et,China’sWCDMAmobilephonemarketsh甜eisiIldominantposition’but、ⅣehaVen’tcompletelyresearchedanddevelopedthetesteriIldependently.The盘.equencys”thes协rwhichthisthesisiIltroducesisthecoreofWCDMAteminaltester.Inthispaper,wedescribeb鹊ictheo巧of仔eq

5、uencysynthesistechnologyand盈△modulationtheoⅨ锄dthendesigna10w.pow%lowstray仔equencysynthesi2r七rusingiIlWCDMAte咖i11altestertechnicalparameters.Wbdesignthe6·equencys”thesizersystemw曲CX74038chipasthecore.Tbs.蛐pli矽theciI℃uitStructu代,weu∞dualPLLst】mcture,couplingwithdivider,mixere)(tenlally,torea

6、lizethe4‘waysignaloutput.Tbrcducesystempower,optimi蹦ionofthecircuitstructurc.锄d佑cusonthedes逗nofRF—VCoandIF.VCo’whjchworksiIlthe3.3V10w-vohage.Tbredu∞thesystemStraXweused}△moduJationtechniquetooVercomethetmditionalmethodofcircuitcomplexit弘debuggingdi币cultiesdeficjencies.Thell'wedesignedloop

7、filter,dividerandmixer.Finall弘wereaI玉跫dthe舶quencysynthesizerbyusingADSsimulationsonware.Theresultsprovcdthatthedesignoflowpower能quencysynthes泌rhaslowspu渤us,10wph弱enoise’wide丘.equencyI.angeandhigh·speedf沁quencyperfb咖ancc.SinceWCDMAte咖inalteSter陀辩mblesNode.B,∞th

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。