基于fpga与ddr2-sdram的高速实时数据采集系统的设计与实现

基于fpga与ddr2-sdram的高速实时数据采集系统的设计与实现

ID:33782043

大小:2.77 MB

页数:61页

时间:2019-03-01

基于fpga与ddr2-sdram的高速实时数据采集系统的设计与实现_第1页
基于fpga与ddr2-sdram的高速实时数据采集系统的设计与实现_第2页
基于fpga与ddr2-sdram的高速实时数据采集系统的设计与实现_第3页
基于fpga与ddr2-sdram的高速实时数据采集系统的设计与实现_第4页
基于fpga与ddr2-sdram的高速实时数据采集系统的设计与实现_第5页
资源描述:

《基于fpga与ddr2-sdram的高速实时数据采集系统的设计与实现》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、硕士论文基于FPGA与DDRZ一SDRAM的高速实时数据采集系统的设计与实现摘要数据采集处理技术是现代信号处理的基础,广泛应用于雷达、声纳、软件无线电、瞬态信号测试等领域。随着信息科学的飞速发展,人们面临的信号处理任务越来越繁重,对数据采集处理系统的要求也越来越高。近年来FPGA由于其设计灵活性、更强的适应性及可重构性,结合SDRAM的高速、大容量、价格优势,在设计高速实时数据采集系统时受到了广泛的关注。本课题重点研究了基于FPGA与DDRZ一SDRAM的高速实时数据采集系统的设计与实现技术,为需要大容量存储器的系统设计提供了新的思路。在深入研究了DDRZ一SDRAM器件的基本构造与工作原理

2、的基础上,结合成熟的商业化IP核,提出了基于FPGA与DDRZ一SDRAM的高速实时数据采集系统的设计方案,并从总体设计构想到各逻辑细节实现都进行了详细描述。根据DDRZ一SDRAM的特点,选择合适的内存调度方案,采用VerifogHDL语言设计实现了该高速实时数据采集系统,并对系统功能进行验证与分析,结果表明本设计完全能够满足系统的性能指标。关键词:FPGA,DDRZ一SDRAM,高速实时数据采集,VerilogHDL硕士论文墓于FPGA与DORZ.SDRAM的高速实时数据采集系统的设计与实现ABSTRACTDat朗qulsitonandprocessingteChnologyistheb

3、aSeofmedemsignalProcessing,itiswidelyusedinfieldofradar,sonar,softwarerad1o,切峨朋切neoussignaltesti飞阴dsoon.Withthefa吐herdeveloPmentofi川自rmationscience,伪edemandofsignalproces吨taskisbecolmngmoreandmoreonerousandthehighperibnnanCerequestofdat即qulsitonisbecom1ngmoreandmoreurgent.FPGA(FieldProgra“lnableGat

4、eArray)hastheadvanlagesofdesign卿lity,strongadaPtabilityandrecOnstrUction,whileSynchlo加usDynamlcRandomAccesMemory(SDRA硒hastheadvantagesofhighsPed,massstorageandsuPeriorityofPrice,sothemethodofuslngFPGAandSDRAMtodesignahigh.sPeedreal.t1medataacqu1sitionSystomiswidelyused·AsapaI’tofthehigh·sPeedra山盯lm

5、agedal以acquisltionandProesingprojeot,this枉诊kfocusesonthedesignand如PlelnenlatlonofFPGA&DDRZ一SDRAM七asedhigh.speedrealtimedal滋acqUisitonsystem,whichProvidesanewaPPrO起hforcircuitdesignsneedingmassstorage.TlljsPaPerin仃oducesthedesignofFPGAandDDRZ一SDRAM一basedhigh一SPeedrealtimedal以aCqplsitionsystemusingri

6、PecomercialIPcoreafterreseaIch1ngthestructureaDdworkingPnnciPiumofDDRZ一SDRAM,初thdeta11sfromoverallconcePttologicimPlementation.AccordingtothefeaturesofDDRZ一SDRAM,wechooseaProPermer以oryaccessscheduler,use珑rilogHDLtorealizethesystem朋dveri勿thefonctionofthesystematlastJ[’heresultindicatesthatthisdesign

7、canmeetthesystemped池nnancetaxgetped七以ly.Keywords:FPGA,DDRZ一SDKAjM,场gh一sPeedReal一t汕eDatVerilogHDL声明本学位论文是我在导师的指导下取得的研究成果,尽我所知,在本学位论文中,除了加以标注和致谢的部分外,不包含其他人己经发表或公布过的研究成果,也不包含我为获得任何教育机构的学位或学历而使用过的材料。与我一同工作的同事对本

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。