基于amba总线的双协议数字音频接口ip核设计

基于amba总线的双协议数字音频接口ip核设计

ID:34058349

大小:264.53 KB

页数:5页

时间:2019-03-03

基于amba总线的双协议数字音频接口ip核设计_第1页
基于amba总线的双协议数字音频接口ip核设计_第2页
基于amba总线的双协议数字音频接口ip核设计_第3页
基于amba总线的双协议数字音频接口ip核设计_第4页
基于amba总线的双协议数字音频接口ip核设计_第5页
资源描述:

《基于amba总线的双协议数字音频接口ip核设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、器件与电路PartsandCircuiT文章编号:1002-8684(2007)10-0037-05基于AMBA总线的双协议数字·产品设计·音频接口IP核设计龙国强,阳晔(浙江大学超大规模集成电路设计研究所,浙江杭州310027)【摘要】介绍了当今常用的两种数字音频接口协议I2S及S/PDIF,并分析了这两种接口的实现技术。在此基础上,提出了一种基于AMBA总线的,同时支持这两种协议的数字音频接口IP核设计方案,并利用XilinxFPGA实现了这部分硬件电路,仿真结果验证了该方法的可行性。【关键词】I2S;S/PD

2、IF;AMBA【中图分类号】TN912【文献标识码】ADesignofAMBA-basedDual-protocolDigitalAudioInterfaceIPLONGGuo-qiang,YANGYe(InstituteofVLSIDesign,ZhejiangUniversity,Hangzhou310027,China)【Abstract】TwodigitalaudiointerfaceprotocolsI2SandS/PDIFareintroduced.Theimplementationtechnology

3、ofthetwodigitalaudiointerfaceprotocolsisanalyzed.AnimplementationmethodwhichsupportsboththetwoprotocolssimultaneouslyispresentedbasedontheAMBAbusprotocol.AndthehardwarecircuitsofthispartisimplementedontheXilinx′sFPGA.Thesimulationresultsshowthatthismethodisfea

4、sible.【Keywords】I2S;S/PDIF;AMBA1引言设计IP核应首先考虑选用业界流行的互连方式。模块采用标准总线接口可使得模块更容易在不同芯片过去几十年里,数字音频接口技术取得了长足的中被集成,便于重用基于该总线的测试环境和测试发展,许多不同的数字音频接口协议在实际中得到了向量。AMBA总线是当前使用最广泛的片上总线标准,广泛应用,S/PDIF数字音频接口协议及I2S接口协议在无线通信等嵌入式应用领域,AMBA已成为主要标便是其中两种。然而,却少有产品或文章提出同时支准,来自ARM或许多第3方的外设

5、都支持这种总线架持两种以上协议的方案,在文献[1-2]中,作者均提出一构[4]。AMBA2.0总线构架包括AHB高速总线和APB低种仅支持S/PDIF协议的实现方案;SHARC的ADSP-速总线。APB总线用于连接低速设备,本文设计正是基221065L则仅支持IS协议。这在一定程度上限制了芯于此总线标准。片的使用范围,譬如,ADSP-21065L不能用于仅有2S/PDIF接口的场合,影响了产品的市场竞争力。在集2IS总线接口成电路设计中,复用技术可减少设计风险,缩短设计周22.1IS接口概述期,加快产品上市时间,节

6、省芯片面积,降低设计成本,2IS是飞利浦公司首创的3线流行总线标准协议,简化多功能芯片的设计[3]。笔者基于复用的思想,提出用于传输双声道(立体)脉冲编码调制的数字信号。I2S一种同时支持I2S,S/PDIF协议的数字音频接口的实现是立体声音频和系统之间的传递接口,应用于ADC,方案。在设计过程中,将I2S数字音频接口及S/PDIF数DAC,DSP等系统集成中。字音频接口的实现细分为一些规范的、简单的、局部的22.2IS数据传输模式子模块,从而得到可复用的子模块,在实现I2S,S/PDIF2IS的数据传输基本时序如

7、图1所示。SCK为同双协议数字音频接口时,能够利用复用技术,快速、高步时钟,WS为左右声道选择信号,SD为串行数据。效地完成设计目标。WS=0,表示选择左声道;WS=1,表示选择右声道,WS电声技术2007年第31卷第10期!"#器件与电路PartsandCircuit可在时钟信号的上升沿或者下降沿时发生改变,但不为便于复用、易于SOC集成,设计了一个AMBA一定要对称的改变。在从工作模式中,这个信号在时钟[4]APB接口模块APBBIU模块;寄存器堆(RegisterFile)信号的上升沿时被锁存。WS信号在最高

8、有效位传输模块主要是存放控制寄存器和状态寄存器等相关寄之前的一个时钟周期改变,这样便于从工作模式下数存器;FIFO为要发送的数据或收到的数据的缓存据发送端传输即将建立的同步串行数据,另外,这也使区;DMAC模块用于产生与DMA控制器之间的握手数据接收端存储前一个字并清除输入为存储下一个字信号;发送器和接收器模块分别实现发送和接收中做好准备。的控制功能,用于实

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。