edaⅱ多功能数字钟设计

edaⅱ多功能数字钟设计

ID:34639826

大小:823.29 KB

页数:26页

时间:2019-03-08

edaⅱ多功能数字钟设计_第1页
edaⅱ多功能数字钟设计_第2页
edaⅱ多功能数字钟设计_第3页
edaⅱ多功能数字钟设计_第4页
edaⅱ多功能数字钟设计_第5页
资源描述:

《edaⅱ多功能数字钟设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、南京理工大学EDA(Ⅱ)实验报告姓名:胡仕明学号:0904240114学院(系):电子工程与光电技术学院专业:电子科学与技术题目:多功能数字钟设计指导老师:姜萍2011年11月EDA(Ⅱ)实验报告多功能数字钟设计摘要:该实验是利用QuartusII软件设计一个数字钟,进行试验设计和仿真调试,实现了计时,校时,校分,清零和保持等多种基本功能,并下载到SmartSOPC实验系统中进行调试和验证。此外还添加了整点报时和显示星期等附加功能,使得设计的数字钟的功能更加完善。关键字:Quartus数字钟多功能

2、仿真Abstract:ThisexperimentistodesignadigitalclockwhichisbasedonQuartussoftwareandinwhichmanybasicfunctionsliketime-counting,hour-correcting,minute-correcting,reset,time-holding.Andthenvalidatedthedesignontheexperimentalboard.Inaddition,additionalfuncti

3、onslikebellingonthehouranddisplayingandresetingtheweekmakethisdigitalclockaperfectone.Keywords:Quartusdigital-clockmulti-functionsimulate目录一、设计内容简介„„„„„„„„„„„„„„„„„„„„„„„„„„2二、设计要求„„„„„„„„„„„„„„„„„„„„„„„„„„„„2三、方案论证(整体电路设计原理)„„„„„„„„„„„„„„„„„„2四、子模块设计

4、原理4.0脉冲产生电路„„„„„„„„„„„„„„„„„„„„„„„„„„44.1计时电路„„„„„„„„„„„„„„„„„„„„„„„„„„„„94.2保持电路„„„„„„„„„„„„„„„„„„„„„„„„„„„„124.3清零电路„„„„„„„„„„„„„„„„„„„„„„„„„„„„134.4校分与校时电路„„„„„„„„„„„„„„„„„„„„„„„„„134.5总计时器电路(涵盖计时、保持、清零、校分、校时功能综合)„„„„144.6整点报时电路„„„„„„„„„„„„„„„„„„„„

5、„„„„„„184.7星期调整电路„„„„„„„„„„„„„„„„„„„„„„„„„„194.8显示电路(包括星期、时、分和秒)„„„„„„„„„„„„„„„„204.9电路总图„„„„„„„„„„„„„„„„„„„„„„„„„„„„23五、编程下载„„„„„„„„„„„„„„„„„„„„„„„„„„„„23六、实验总结„„„„„„„„„„„„„„„„„„„„„„„„„„„„24七、参考文献„„„„„„„„„„„„„„„„„„„„„„„„„„„„251EDA(Ⅱ)实验报告一、设计内容简介设计一个数

6、字钟,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用下具有保持、清零、快速校时、快速校分等功能。我设计的电路在具有基本功能的基础上,增加了下列功能:整点报时和星期显示调节功能。二、设计要求2.0基本要求1、能进行正常的时、分、秒计时功能;2、分别由六个数码管显示时分秒的计时;3、K1是系统的使能开关(K1=0正常工作,K1=1时钟保持不变);4、K2是系统的清零开关(K2=0正常工作,K2=1时钟的分、秒全清零);5、K3是系统的校分开关(K3=0正常工作,K3=1时可以

7、快速校分);6、K4是系统的校时开关(K4=0正常工作,K4=1时可以快速校时);2.1提高部分要求1、使时钟具有整点报时功能(当时钟计到59’53”时开始报时,在59’53”,59’55”,59’57”时报时频率为512Hz,59’59”时报时频率为1KHz);2、星期显示调节功能;三、方案论证本实验在实现实验基本功能的基础上,加入了整点报时和星期显示调节功能。图1为实验功能方框图:2EDA(Ⅱ)实验报告显示译码电路脉冲发生电路整点报时电路计电路校分电路时星期调整电路校时电路电路保持电路清零电路

8、图1实验方框图数字计时器基本功能是计时,因此首先需要获得具有精确振荡时间的脉振信号,以此作为计时电路的时序基础,实验中可以使用的振荡频率源为48MHZ,通过分频获得所需脉冲频率(1Hz,1KHz,2KHz)。为产生秒位,设计一个模60计数器,对1HZ的脉冲进行秒计数,产生秒位;为产生分位,通过秒位的进位产生分计数脉冲,分位也由模60计数器构成;为产生时位,用一个模24计数器对分位的进位脉冲进行计数。整个数字计时器的计数部分共包括六位:时十位、时个位、分十位、分个位、秒十位和秒个位。

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。