探索基于fpga的应答器报文译码研究

探索基于fpga的应答器报文译码研究

ID:34781226

大小:1.83 MB

页数:65页

时间:2019-03-10

探索基于fpga的应答器报文译码研究_第1页
探索基于fpga的应答器报文译码研究_第2页
探索基于fpga的应答器报文译码研究_第3页
探索基于fpga的应答器报文译码研究_第4页
探索基于fpga的应答器报文译码研究_第5页
探索基于fpga的应答器报文译码研究_第6页
探索基于fpga的应答器报文译码研究_第7页
探索基于fpga的应答器报文译码研究_第8页
探索基于fpga的应答器报文译码研究_第9页
探索基于fpga的应答器报文译码研究_第10页
资源描述:

《探索基于fpga的应答器报文译码研究》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、北京交通大学硕士学位论文基于FPGA的应答器报文译码研究姓名:朱晓航申请学位级别:硕士专业:交通信息工程及控制指导教师:李开成20061201北京交通大学硕士毕业论文摘要无论在基于轨道电路的列车运行控制系统、还是在基于通信的列车运行控制系统中,应答器都发挥着重要的作用。我国铁路跨越式发展,既有线路提速改造、客运专线和高速铁路新线的建设都需要使用大量的应答器,而目前我国使用的应答器都是从国外引进的,因此开展应答器的国产化研究打破国外的技术垄断,有着重要的现实意义和实用价值。本文首先分析了应答器的特点、分类、工作原理及其在国内外列车运行控制系统中的应用情况;接着分析了欧洲应答器

2、的FFFS编码策略,并提出了基于FFFS编码策略编码的应答器报文的译码策略,详细分析了译码步骤,并对该译码策略的安全性进行了分析;然后提出了一种基于FPGA(现场可编程门阵列)实现应答器报文译码的方案,采用自顶而下的设计方法对该实现方案进行了模块划分,并详细分析了各个功能模块和顶层模块的设计过程和实现方法,完成了经过QuartIlsU设计平台编译综合后的结构图;最后,在QuanusII设计平台上对该设计方案进行了大量的仿真分析。最后,论文对所做的工作进行了总结,指出了需要进一步研究的内容。关键词:应答器;译码;FPGA;QIlanusII;仿真分类号:北京交通大学硕士毕业论

3、文ABSTRACTWhetherinTBTCorinCBTC,baliseplaysaniIllportalltr01e.ChinarailWayisdevelopingby1eapsandbounds.Notonlythcpresent1inesincrcasing—speedtrallsfo册ed,b吡alsothepassengertransportspecialmilwaylineaIldlli曲speedrailwaynewlinesconstructeda11needusea10tofb£dise.Nowadays,baliseusedinC11inaa11d印

4、endsoniInport,therefore,devel叩ingbalisemadeinourcountIyresearcha11dbrea虹ngthrou曲overseastecllI】jcalmonop01xhavevitalrealisticmeanillgandpracticalvalue.FirStl弘mecharacteristic,sons,pr!inciplesaIldapplicationcaseofbaliseareanalyzedinthedissertation.Secondly,thedissenation矗11alyzestheFFFS(Fo咖

5、FitFllllctionSpecmcation)codingstrategyofEurob“seandbringsfomardt11edecodingstrategyofbalisetclegr踟basedontlleFFFS(FonnFitF吼ctionSpecmcation)codillgs僦扯egy.Also,describesthedecodingst印sindetaila11dmakessomemath锄atica11alysesofitsrcliabili批Th确l弘Ontheb勰isofⅡledecodingstrategyofbalisetelegram,

6、medissertationproposesasolutiontothisdecodillgstrategybyusingFPGA.witlltllet叩一downdesi印metllod,theschelneisdividedintocenainmoduleswhicharcdesc曲edindetails.MeaIlwhile,thep印eralsolistsmetopologyofmosemodules,whichareprovidedbyQuanIlsII.Finally’a10tofcrllulatioIlsh“ebeendonetoValidatetheVali

7、dityofthescheme.Attlleendoftllemesis,mewh01eworkofmeprojectissumma打zedandthefIlnllerresearchcontemsareDoimedout,l皿Y、阳ItDS:balise;decode;FPGA;QuarcusII;锄ulacionCLASSNo:致谢首先,我要衷心的感谢我的导师李开成副教授!本论文的研究工作是在李老师的悉心指导下完成的,李老师严谨的治学态度和科学的工作方法都给我留下了深刻的印象,使我受益匪浅。在此衷心感谢三年来李

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。