数电实验报告实验七计数器逻辑功能测试及应用11

数电实验报告实验七计数器逻辑功能测试及应用11

ID:35504709

大小:94.03 KB

页数:7页

时间:2019-03-25

数电实验报告实验七计数器逻辑功能测试及应用11_第1页
数电实验报告实验七计数器逻辑功能测试及应用11_第2页
数电实验报告实验七计数器逻辑功能测试及应用11_第3页
数电实验报告实验七计数器逻辑功能测试及应用11_第4页
数电实验报告实验七计数器逻辑功能测试及应用11_第5页
资源描述:

《数电实验报告实验七计数器逻辑功能测试及应用11》由会员上传分享,免费在线阅读,更多相关内容在工程资料-天天文库

1、实验七计数器逻辑功能测试及应用一、实验目的2、熟悉中规模集成电路计数器74XX160的逻辑功能,使用方法及应用。2、掌握构成任意进制计数器的方法。二、实验设备及器件1、数字逻辑电路实验板2、74XX160同步加法二进制计数器1片。3、74XX00二输入四与非门1片。三、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的

2、不同,分为二进制计数器,十进制计数器和任意进制计数器。根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等等。目前,无论是TTL还是CMOS集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确的使用。1.集成计数器74XX16074XX160引脚图(以74LS160为例)VccCOQuQlQ2QsKTLl>⑹冋冋冋冋[rnnurvi』UJl2JLLlLiJLdlZJl^JRDCPl)riI>

3、l>2D3EPgM

4、>74I.S1MI功能衣RDFi5ETEPCPD2Q

5、%QjQiQi5OXXXXXXXXoooo1XXtDCBADCB•、1oXXXXXXftiVt1IXoXXXXX探K111fXXXX计散741,S160为开步満苓计数器.UPRD瑞输入低电平.不受CP控制.输出端立即全部为“0”,功能农第一行•74LS160具有同步预置功能.在而瑙无效时.订5端输入低电、卜.在时钟共同f1用卜.CP上跳眉计数器状态等于预国输入DCBA・即所谓“同步”预置功能(第二行儿而和E5都无效.ET或EP任总…个为低Hl'fS

6、计数器处于保持功能.即输岀状态不变;只存网个拧制输入都为rt»UT・讨数器(161)实现模10加法讨数.QiQiQiQ(j=IOO1ttt.RCO=I.2.1)反馈归零法:是利用计数器清零端的清零作用,截取计数过程中的某一个中间状态控制清零端,使计数器由此状态返回到零重新开始计数。把模数大的计数器改成模数小的计数器。其关键是清零信号的选择与芯片的清零方式有关,异步清零方式以N作为清零信号或反馈识别码,其有效循环状态为0〜Nd;同步清零方式以N-1作为反馈识别码,其有效循环状态为0〜NJ。还要注意清零端的有效

7、电平,以确定用与门还是与非门来引导。2)反馈置数法:是利用具有置数功能的计数器,截取从Nb到Na之间的N个有效状态构成N进制计数器。其方法是当计数器的状态循环到Na时,由Na构成的反馈信号提供置数指令,由于事先将并行置数数据输入端置成了Nb的状态,所以置数指令到来时,计数器输出端被置成Nb再来计数脉冲,计数器在Nb基础上继续计数直至Na,又进行新一轮置数、计数,其关键是反馈识别码的确定与芯片的置数方法有关。异步置数方式以Na=Nb+N作为反馈识别码,其有效循环状态为Nb〜Na;同步置数方式以Na=Nb+N-

8、l作为反馈识别码,其有效循环状态为Nb〜Na。还要注意置数端的有效电平,以确定用与门还是与非门来引导。四•实验内容1.74XX160构成10进制计数器1.选择好器件(74HC160芯片一个,插座一个)。2.按照下图连接好电路图(下图中A,B,C,D端都接地)。3.检查无误后(芯片上有凹入的部分在上面)联通电源开始试验。♦Ycc3LRLKNPNDCLCLABCDENGN>8dQAQBQC如NTVwELOAM1613102o.74160的逻辑功能测试计数脉冲CP计数逻辑状态十进制数Q3Q2Q1Q00000001

9、00000200011300102400113501004601015701106801117910008101001911000002.用74XX160和74XX00组成6进制计数器。10000*0001loo10H400U0100ilOOl'lOOOPHOlllhHOllOH-iOlOl74160从0000状态开始计数,当输入第6个CP脉冲(上升沿)时,输出Q3Q2QIQ0=0110,此时CR==0,反馈给端一个清零信号,立即使Q3Q2Q1Q0返回0000状态,接着,CR端的清零信号也随之消失,7416

10、0重新从0000状态开始新的计数周期。反馈归零逻辑为代码中为1的Q相与非。CR=02°其连接电路图如下图所示:3±5678CLCLHZ/0%pDABcDENGN88QAQBQCQDNTVwE16151474160其中电路图中的与非门用74HC00器件实现。$刖寻EM冈冋冋闫冋同同HLdIdLdHHLJQLLLcQCMcmNCD74HC00引脚图INPUT0U1PUTnAnBnYLLHLHHHLHH

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。