单片机课程设计--基于51单片机的自行车测速系统protues仿真

单片机课程设计--基于51单片机的自行车测速系统protues仿真

ID:35625954

大小:423.00 KB

页数:22页

时间:2019-04-03

单片机课程设计--基于51单片机的自行车测速系统protues仿真_第1页
单片机课程设计--基于51单片机的自行车测速系统protues仿真_第2页
单片机课程设计--基于51单片机的自行车测速系统protues仿真_第3页
单片机课程设计--基于51单片机的自行车测速系统protues仿真_第4页
单片机课程设计--基于51单片机的自行车测速系统protues仿真_第5页
资源描述:

《单片机课程设计--基于51单片机的自行车测速系统protues仿真》由会员上传分享,免费在线阅读,更多相关内容在学术论文-天天文库

1、目录1、设计题目…………………………………………………22、设计工具…………………………………………………23、设计要求…………………………………………………23.1编程要求……………………………………………23.2实现功能……………………………………………23.3设计原理框图……………………………………………24、设计相关知识:…………………………………………34.1硬件设计…………………………………………………34.1.1AT89C51简介……………………………………………………34.1.2

2、主要性能参数……………………………………………………34.1.3功能特性概述……………………………………………………34.1.4引脚功能说明……………………………………………………44.1.5振荡器特性………………………………………………………64.1.6LCD显示器工作原理……………………………………………64.2软件应用:…………………………………………………134.2.1Proteus…………………………………………………………134.2.2KeilC51开发系统基本知识………………………

3、……………134.2.3应用………………………………………………………………145、主程序及注解……………………………………………146、仿真运行图………………………………………………207、设计心得…………………………………………………218、参考文献…………………………………………………22第-22-页1、设计题目:基于51单片机的自行车测速系统protues仿真2、设计工具:keilC51v612中文完全版proteus7.53、设计要求:3.1编程要求:主程序利用C语言编写。3.2实现功

4、能:AT89C51单片机一个测量电动车车速的系统仿真,1602液晶显示。实验现象:用霍尔传感器,在车轮上固定一个小磁铁,旁边安装一个霍尔传感器,车轮每转一周,经过一次霍尔传感器,产生一个脉冲,将脉冲接到中断0上(仿真中采用一个数字码盘代替),开启定时器0计时,这样就可以计算自行车路程和速度了。经单片机处理后把自行车时速显示在1602液晶显示屏上。3.3设计原理框图第-22-页4、设计相关知识:4.1硬件设计4.1.1AT89C51简介AT89C51是美国ATMEL公司生产的低电压,高性能CMOS

5、8位单片机,片内含4kbytes的可反复擦写的只读程序存储器(PEROM)和128bytes的随机存取数据存储器(RAM),器件采用ATMEL公司的高密度、非易失性存储技术生产,兼容标准MCS-51指令系统,片内置通用8位中央处理器(CPU)和Flash存储单元,功能强大AT89C51单片机可为您提供许多高性价比的应用场合,可灵活应用于各种控制领域。4.1.2主要性能参数:·与MCS-51产品指令系统完全兼容·4k字节可重擦写Flash闪速存储器·1000次擦写周期·全静态操作:0Hz-24MH

6、z·三级加密程序存储器·128×8字节内部RAM·32个可编程I/O口线·2个16位定时/计数器·6个中断源·可编程串行UART通道·低功耗空闲和掉电模式4.1.3功能特性概述:AT89C51提供以下标准功能:4k字节Flash闪速存储器,128字节内部RAM,32个I/O口线,两个16位定时/计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。同时,AT89C51可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作模式。空闲方式停止CPU的工作,但允许RAM,定时/

7、计数器,串行通信口及中断系统继续工作。掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。第-22-页结构框图如图4-1:结构框图4-14.1.4引脚功能说明:引脚如下图4-2引脚图4-2VCC:供电电压。GND:接地。P0口第-22-页:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P0口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0口作为原码输入口,当FIA

8、SH进行校验时,P0输出原码,此时P0外部必须被拉高。P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。