CMOS集成电路制造工艺及版图设计

CMOS集成电路制造工艺及版图设计

ID:36348032

大小:7.54 MB

页数:77页

时间:2019-05-09

CMOS集成电路制造工艺及版图设计_第1页
CMOS集成电路制造工艺及版图设计_第2页
CMOS集成电路制造工艺及版图设计_第3页
CMOS集成电路制造工艺及版图设计_第4页
CMOS集成电路制造工艺及版图设计_第5页
资源描述:

《CMOS集成电路制造工艺及版图设计》由会员上传分享,免费在线阅读,更多相关内容在教育资源-天天文库

1、CMOS集成电路制造工艺及版图设计半导体集成电路制造工艺水平是决定集成电路性能的最主要因素要合理的将系统集成:1设计者对工艺的有效自由度和那些易于集成的器件特性要有很好的理解2版图设计的质量是决定设计性能能否实现的关键。目前还没有可靠的版图自动生成工具因此需要依赖设计者的经验,这就对模拟集成电路的设计者提出了更高的要求。CMOS集成电路的物理结构CMOS工艺层连线电阻和寄生电容MOSFET与半导体物理基础知识版图初识7.1集成电路工艺层NMOSTransistor立体示意图CMOS工艺截面图硅片内部的分层结构:主要特点:形成图形的导体层黏附在SiO2绝缘体上。两种不同

2、的材料层叠放metal1层:叠放metal2层:●侧视图显示叠放顺序●绝缘层将两金属层分隔开每层的图形由顶视图表示,SiO2是透明玻璃7.2互连线电阻和电容互连线电阻和电容使传播延时增加互连线电阻会消耗功率互连线电容会偶合进额外的噪声,影响电路可靠性不同金属材料电阻率连线的寄生电容(与衬底或连线之间)为SiO2(绝缘层)介电常数(F/cm)设满足平行板电容条件,w/l>>1线高hl多层电容模型线间电容及其影响线间电容(单位:aF/μm)现代工艺中的互连线互连线时间常数(电阻乘寄生电容)引起信号传输延迟延迟估计(时间常数,单位:秒)7.3MOSFET半导体基础知识nFE

3、T电路符号与相应的工艺层形成MOSFET的各工艺层FET的宽长比定义为(W/L),它是VLSI设计者考虑的最重要参数!各层被分开显示MOSFET视图掺杂小结: 增加载流子,提高导电性,形成n型和p型半导体掺入磷P、砷As、锑SbV族元素杂质,增加电子浓度,形成n型材料;提供自由电子的杂质称为施主(donator)掺杂剂;掺杂浓度n型材料中,每个施主提供一个自由电子;电子为多子,电子浓度为nn;空穴为少子,空穴浓度为pn(下标表示半导体类型)有nnNd()掺入硼B、镓Ga、铟In、铝AlIII族元素,增加空穴,形成p型材料;杂质形成空穴,称受主(acceptor)掺杂剂

4、;掺杂浓度p型材料中,每个受主形成一个自由空穴,空穴称为多子,浓度为pp;电子为少子,浓度为np并有ppNaMOSFET中的电流n+、p+表示重掺杂nFET和pFET形成反型层N沟道(NMOS):VGS>VTn(阈值电压)线性工作区(三极管区、电阻区):VGS-VTn>VDS>0,饱和区Pinch-offCurrent-VoltageRelations平方关系00.511.522.50123456x10-4VDS(V)ID(A)VGS=2.5VVGS=2.0VVGS=1.5VVGS=1.0VResistiveSaturationVDS=VGS-VT7.3版图初识:FO

5、X场氧区,用于相邻FET绝缘体硅工艺:FET做在衬底上源、漏极:n+、p+(有源区:除FOX外的区域)金属层之间以及金属层与晶体管之间用绝缘层实现电绝缘相邻导电层之间的电接触:在隔离氧化层上形成接触孔和通孔互连线的版图例子M2与M1连接需要通孔viaM1与栅连接需要栅接触孔contactM1与D/S连接需要有源区接触contact3.5.1FET阵列设计串联FET版图设计器件可以共用图形面积,以节省版图面积或降低复杂性3个串联FET版图设计基本门设计N阱还需要接VDD衬底接GND非门NOT(反相器INV)版图缓冲器BUF:Out=In,(共享电源和地)金属可以跨越多晶

6、栅而不会在电气上连接INVschematic(Cadence)INVlayout结论:N个并联FET相当于W(宽度)增大N倍你能看出逻辑关系吗?答案:What’sthis?(照片)CMOS工艺制造流程主要的单项工艺N阱CMOS制造流程设计规则一、主要的单项工艺N阱CMOS单晶硅生长示意图单晶硅生长炉预备工作:外延层淀积(p衬底)(化学气相淀积:使用一种或者数种物质的气体,以某种方式激活后,在衬底表面发生化学反应,并淀积出所需固体薄膜的生长技术)1、SiO2生长与淀积SiO2:极好的电绝缘体、很好地附着在其它材料上、可生长或淀积在硅圆片上,能被化学漂洗掉。SiO2称为石

7、英玻璃,电阻率约为1012.cm2种类型(1)热氧化层生长:用O2或H2O(气)。(2)化学气相淀积CVD:适宜晶圆表面已覆盖氧化层情况SiH4(气)+2O2(气)àSiO2(固)+2H2O(气)PatterningofSiO22、多晶硅淀积多晶硅淀积:栅层,栅在SiO2上淀积硅原子,形成多晶(局部小区域Si原子规则排列);POLY优点:可被掺杂,增强导电性;与SiO2良好接合;可覆盖高熔点金属,如钛Ti、铂Pt,降低薄层电阻。3、掺杂硅层:n+、p+,离子注入掺杂剂原子在腔室中电离à加速到很高速度à射入衬底;投射范围Rp:注入离子的平均深度,0.

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。