上拉电阻、下拉电阻拉电流、灌电流扇出系数

上拉电阻、下拉电阻拉电流、灌电流扇出系数

ID:36447638

大小:86.50 KB

页数:8页

时间:2019-05-10

上拉电阻、下拉电阻拉电流、灌电流扇出系数_第1页
上拉电阻、下拉电阻拉电流、灌电流扇出系数_第2页
上拉电阻、下拉电阻拉电流、灌电流扇出系数_第3页
上拉电阻、下拉电阻拉电流、灌电流扇出系数_第4页
上拉电阻、下拉电阻拉电流、灌电流扇出系数_第5页
资源描述:

《上拉电阻、下拉电阻拉电流、灌电流扇出系数》由会员上传分享,免费在线阅读,更多相关内容在应用文档-天天文库

1、实用文案电路常识性概念(5)-上拉电阻、下拉电阻/拉电流、灌电流/扇出系数2008-05-2815:22(一)上拉电阻:1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。2、OC门电路必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。同時管脚悬空就比较容易接受外

2、界的电磁干扰(MOS器件为高输入阻抗,极容易引入外界干扰)。5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。(二)上拉电阻阻值的选择原则包括:   1、从节约功耗及芯片的灌电流能力考虑应当足够大:电阻大,电流小。   2、从确保足够的驱动电流考虑应当足够小:电阻小,电流大。   3、对于高速电路,过大的上拉电阻可能边沿变平缓。   综

3、合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。(三)对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:1.标准文档实用文案驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。2.下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。3.高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉

4、电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。4.频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。(四)下拉电阻的设定的原则和上拉电阻是一样的。       OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。

5、     选上拉电阻时:     500uAx8.4K=4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。     当输出高电平时,忽略管子的漏电流,两输入口需200uA     200uAx15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列。     设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括

6、为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)++++++++++++++++++++++++++++++++++++++++++++++上拉电阻:将某输出电位点采用电阻与电源VDD相连的电阻。因为输出端可以看作是具有内阻的电压源,由于上拉电阻与VDD连接,利用该电阻的分压原理(一般上拉电阻比输出端内阻大得多,至于该阻值的大小见上拉电阻的选取原则),从而将输出端电位拉高。       1,如果电平用OC(集电极开路,TTL)或OD(漏极开路,CO

7、MS)输出,那么不用上拉电阻是不能工作的,这个很容易理解,管子没有电源就不能输出高电平了。       2,如果输出电流比较大,输出的电平就会降低(电路中已经有了一个上拉电阻,但是电阻太大,压降太高),就可以用上拉电阻提供电流分量,把电平“拉高”。(就是并一个电阻在IC内部的上拉电阻上,让它的压降小一点)。当然管子按需要该工作在线性范围的上拉电阻不能太小。当然也会用这个方式来实现门电路电平的匹配。       需要注意的是,上拉电阻太大会引起输出电平的延迟。(RC延时)       一般CMOS门电路输出不能给它悬空,都是接上

8、拉电阻设定成高电平。标准文档实用文案下拉电阻:和上拉电阻的原理差不多,只是拉到GND去而已,那样电平就会被拉低。下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰)。上拉电阻的工作原理电路图       如上图所示,上部的一个BiasResaitor电阻因为是接地,因而叫做

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。