自动拨号机控制器的设计与制作

自动拨号机控制器的设计与制作

ID:3708947

大小:731.50 KB

页数:16页

时间:2017-11-23

自动拨号机控制器的设计与制作_第1页
自动拨号机控制器的设计与制作_第2页
自动拨号机控制器的设计与制作_第3页
自动拨号机控制器的设计与制作_第4页
自动拨号机控制器的设计与制作_第5页
资源描述:

《自动拨号机控制器的设计与制作》由会员上传分享,免费在线阅读,更多相关内容在行业资料-天天文库

1、武汉理工大学《电子技术基础》课程设计说明书目录1设计的目的和任务12组成模块13单元电路的设计及原理23.1秒脉冲23.2计数模块43.3译码模块53.4显示模块74整体电路85电路仿真结果96电路中用到的芯片97原件清单118实物图··························································129总结····························································13参考文献1415武汉理工大学《电子技术基础》课程设计说明书1.设计的目的和任

2、务1.1设计任务设计一个自动重复拨号器电路;工作电源Vcc为+5V;可用集成电路74LS161,74LS150,74LS90,74LSl60,74LS290等;可用共阳或共阴七段LED数码管。1.2设计要求①设计一个自动重复拨号器电路。当按下拨号键后,该电路能自动地、重复地输出一个11位的手机号码(本课题用学生本人的手机号,小灵通、固定电话号前加拨027)。并用数码管显示该号码。显示的数码清晰明亮,无闪烁。②选择电路方案,完成对确定方案电路的设计。计算电路元件参数与元件选择、并画出总体电路原理图,阐述基本原理。用EWB或其他软件完成仿真。制作出实物。③按

3、规定格式写出课程设计报告书。2.组成模块本设计包括:秒脉冲产生模块、计数模块、译码模块、显示模块。2.1秒脉冲产生模块15武汉理工大学《电子技术基础》课程设计说明书利用555定时器制作多谐振荡器,产生1HZ的秒脉冲信号。2.2计数模块计数模块是在秒脉冲的激励下进行循环计数,本设计中要实现11个数字循环,即从0至10又变为0反复循环计数。所用芯片是十六进制计数器74LS161。2.3译码模块译码模块实现计数与输出数据之间的转换,即译码功能。可以通过译码器或者数据选择器两种方案实现。输出不同的手机号码就在这一模块实现。2.4显示模块显示模块是将译码模块的输出

4、显示出来,译码模块的输出送入74LS48显示译码,通过七段数码管显示输出数据。3.单元电路的设计及原理3.1秒脉冲3.1.1秒脉冲电路15武汉理工大学《电子技术基础》课程设计说明书图3-1-1秒脉冲发生电路(1)充电过程:充电时间:放电过程:放电时间:脉冲周期:=所以,脉冲频率(2)由555振荡器公式脉冲频率f=,要产生1HZ秒脉冲,则(R1+2R2)C2=1.43,令R1=R2=20kΩ,C2=23.8uf,接入整体电路对脉冲频率进行调整,使其接近1HZ,调整得R1=20kΩ,R2=20kΩ,C2=22uf.3.1.2秒脉冲电路的工作原理15武汉理工大

5、学《电子技术基础》课程设计说明书图3-1-2(a)555定时器内部结构如图3-1-1与3-1-2(a),由555定时器和外接元件R1,R2,C2构成多谐振荡器,脚2与脚6直接相连。电路没有稳态,仅存在两个暂稳态,电路亦不需要外接触发信号,利用电源通过R1、R2向C2充电,以及C2通过R2放电,使电路产生振荡。电容C在和之间充电和放电,从而在输出端得到一系列的矩形波,对应的波形如图3-1-2(b)所示。图3-1-2(b)多谐振荡波形3.2计数模块用74LS161芯片实现计数,要拨出的手机号码为13037184359,是11位,故需要11进制计数器,利用清零

6、法将74LS161设置为11进制计数器,74LS161为异步清零,采样值为11。3.2.1计数过程如图3-2-1,(QDQCQBQA)=000015武汉理工大学《电子技术基础》课程设计说明书000000010000100110100010101100111100010011010图3-2-1状态图3.2.2计数电路74ls161为异步清零,采样值为11。故取QA,QB,QD三与非清零。图3-2-2外部清零和开始控制3.3译码模块3.3.1译码译码即计数与输出数据之间的转换:QDQCQBQA输出(十进制)(二进制输出)Y3Y2Y1Y000001000100

7、013001100100000000113001101007011101011000115武汉理工大学《电子技术基础》课程设计说明书0110810000111401001000300111001501011010910011011图3-3-1真值表由真值表:3.3.2译码模块电路图根据真值表所得输出数据的表达式连接电路实现译码模块电路有两个方案:1.用译码器实现;用4-16线译码器74LS154实现,译码器在输入地址信号QD,QC,QB,QA的控制下,由与非门控制输出。电路图如图3-3-2(a)所示15武汉理工大学《电子技术基础》课程设计说明书图3-3-

8、2(a)用74154实现的译码模块2.用数据选择器实现;用16选一数据选择器实现

当前文档最多预览五页,下载文档查看全文

此文档下载收益归作者所有

当前文档最多预览五页,下载文档查看全文
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,天天文库负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。